电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC644M000DGR

产品描述LVDS Output Clock Oscillator, 644MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC644M000DGR概述

LVDS Output Clock Oscillator, 644MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC644M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率644 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
三眼插座接地脚有烧糊痕迹
各位大虾: 帮忙一下如此问题 怎么去推断出原因在哪里? 问题:电脑主机电源三眼插座接地脚有烧糊的痕迹,火线与 零线脚 正常,主板串口烧毁,串口接的通讯设备串口接地也被烧毁,此主机电源线 ......
zf_zxsk 模拟电子
Make杂志推荐的创客节日礼品
西方的圣诞节快到了,Make杂志为众多爱好者推荐了一系列的开发板,让大家在节日也可以尝试各种有趣的东西。 USB麦克风 https://images-na.ssl-images-amazon.com/images/I/812KZov2rJL. ......
dcexpert DIY/开源硬件专区
寻找研发小基站 (LTE), 包括BBU, RRH 的公司
各位专家! 我现在在找国内研发小基站 (LTE), 包括BBU, RRH 的公司。 但不知道有哪些不错的公司在做这些,如果您有这方面的信息,请帮忙提供! 谢谢! ...
Libertyville 无线连接
MEMS器件的真空度问题
我现在有个MEMS器件,已经封装好了,不过不知道器件的密封性如何,请教各位达人有没有方法检测一下!! 急,急 !!...
xmulyf 测试/测量
msp430的数字IO与CPU运行速度有关吗
最近在学430,有个问题。就是某一IO口作为输入的时候,输入的速率是不是不能太快,得等CPU读取后才继续输入,否者会覆盖之前的数据??求有经验的指导指导。...
archimedesh 微控制器 MCU
学习LPC M0 
好好学习 本帖最后由 haphard 于 2012-10-13 15:56 编辑 ]...
haphard NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1772  2278  2164  601  1897  48  1  10  12  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved