电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7006S25JG8

产品描述Dual-Port SRAM, 16KX8, 25ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68
产品类别存储    存储   
文件大小328KB,共21页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7006S25JG8概述

Dual-Port SRAM, 16KX8, 25ns, CMOS, PQCC68, 0.950 X 0.950 INCH, 0.170 INCH HEIGHT, GREEN, PLASTIC, LCC-68

7006S25JG8规格参数

参数名称属性值
厂商名称IDT (Integrated Device Technology)
包装说明QCCJ,
Reach Compliance Codecompliant
最长访问时间25 ns
JESD-30 代码S-PQCC-J68
JESD-609代码e3
长度24.2062 mm
内存密度131072 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端子数量68
字数16384 words
字数代码16000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16KX8
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
座面最大高度4.572 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层MATTE TIN
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
16K x 8 DUAL-PORT
STATIC RAM
Features
IDT7006S/L
Functional Block Diagram
OE
L
CE
L
R/W
L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 55ns (max.)
– Commercial: 15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7006S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7006L
Active: 700mW (typ.)
Standby: 1mW (typ.)
IDT7006 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
one device
M/S = H for
BUSY
output flag on Master,
M/S = L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PGA, quad flatpack, PLCC, and a 64-pin
TQFP
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
13L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
(1,2)
Address
Decoder
14
MEMORY
ARRAY
14
Address
Decoder
A
13R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
(2)
INT
R
2739 drw 01
AUGUST 2014
1
DSC- 2739/17
©2014 Integrated Device Technology, Inc.
MCU对于数据的处理速度就是它的主频吗?
MCU对于数据的处理速度就是它的主频吗? 如何定量分析MCU对于数据处理的具体时间? 比如说在键盘上输入一个字符A,单片机接收它需要的时间怎么计算? ...
阳光依旧笑春风 ARM技术
基于瑞萨RL78G14的DDS信号发生器DIY(五)PCB焊接完成
第五篇 PCB的焊接以及和RL78G14的连接 焊接完成后的图片背面,主要器件面,主要为DDS芯片AD9835的最小系统 131466 正面,用户接口面,三个轻触按键设置显示频率,1个7段LED配合7个LED灯 ......
tziang 瑞萨MCU/MPU
玩过姆指板的大哥能否来个step by step
第一步,应该是安装下载器的驱动吧,我去www.st.com找到了 ST-Link, ST-Link/V2, ST-Link/V2-1 USB driver signed for XP, Windows7, Windows8 下载了en.stsw-audio003.zip, 却安装不了,就此 ......
吴下阿蒙 stm32/stm8
关于ds18b20读写时序的控制
:Cry: 最近一直在做温度传感器ds18b20的读写控制,感觉读写时序已经没有问题了,但是读出的数据始终是0,希望好心哥哥指点一下啊,我用ise 平台,vhdl语言写的代码~~~~ 芯片手册看了几百次了 ......
xxandll FPGA/CPLD
北京大学 模式识别课件
请先登陆为被论坛会员再进行下载...
护花使者 单片机
S3C2440的ADC中断问题
ADC中断发生是在数据转换结束之后,如果输入信号没有发生变化,是不是就不再产生新的中断? 如果开启读数据自动触发下一次转换的功能,其他寄存器不改变,此时每一次数据转换结束还能不能触发中 ......
sphshine ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 467  2356  1899  122  2642  46  35  3  52  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved