电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB667M000BG

产品描述LVPECL Output Clock Oscillator, 667MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB667M000BG概述

LVPECL Output Clock Oscillator, 667MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB667M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率667 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求助IIC总线协议!
请问IIC的应答信号是怎样产生的? SDA为0就应答,SDA为1就非应答,那SDA的值是怎样赋值的? 还有,是不是应答或非应答都可以传输下一帧数据?如果是的话那两者有什么意义?...
lizhonglei201 嵌入式系统
如何利用单片机实现驱动IGBT管呢?
单片机驱动大功率20A IGBT管,电路设计时有哪些方面需要注意?...
xingmiao 单片机
Uart_ram_HEX
266086 一、要求 从上位机发送256个byte的数据,将数据存到ram中,ram的深度为256位宽为8位,然后每隔0.5s将ram中把数据读出,发送回上位机,同时显示在数码管上。 二、Top-Down设计框 ......
一纸玫瑰 FPGA/CPLD
关于函数调用
int *p=a(这里a是一个数组) f(**p) 函数调用时是f(&p) 这函数我知道是把指针P的地址传给被调函数,但有什么意义呢,实际用的时候会用到指针P的地址吗? 一般这种用法的意义在哪? 谢谢指 ......
zjjone1023 编程基础
关于路由器的软件开发入门问题
在下从事网络工作有一段时间了。不过就是做售后工作..平时无非也就是给客户调试下路由,3层交换,防火墙什么的。其中遇到许多软件上的问题,感觉自己无能为力.我想问下,需要掌握什么知识才能对路由 ......
lzscws 嵌入式系统
有关液晶触摸屏的简单问题
问下,如果触摸屏换成其他厂家的话,那驱动程序从哪里可以得到啊?比如说友善提供的触摸屏是NEC的,我换成三星的话,底层驱动改吗?...
zms9439 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2272  684  1140  925  2680  16  46  28  3  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved