电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB707M000BG

产品描述LVPECL Output Clock Oscillator, 707MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB707M000BG概述

LVPECL Output Clock Oscillator, 707MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB707M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率707 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
atmega16串口发字符有问题
只发一个字符a延时一下,再发一个a。这样循环下去,串口终端上能正常显示,但是当连续发多个a,然后延时一下,再连续发多个a,串口中断上就出乱码了,求指点,谢谢了...
woshiyulei Microchip MCU
15075018luerdu
老师,我做数字频率计时要对输入信号进行放大,我用的是高频放大器(集成块),老师,麻烦你给我一些资料。...
15075018luerdu 单片机
可编程序控制器在电气控制系统改造中的应用
介绍了 ,-$%"-型冲击试验机的工作原理,并运用西门子小型可编程序控制器(012)代替冲击试验机的继电接触控制系统,实现对原电器系统的改造。...
frozenviolet FPGA/CPLD
quartus II 11.0 无法生成pof和sof文件
quartus II 11.0 无法生成pof和sof文件,以前用9.0版本的,刚装这个版本的,还不会用。...
zhenpeng25 FPGA/CPLD
ccs下汇编指令编译出错
请教大家个问题: 我用的ccs4.2,开发板是ti原装DEMO板F28M35,我在cortex-m3核下实验, 出现的问题是: 在汇编程序里有一条指令:strgeb r5, 编译会报错:Condition codes not al ......
luanma0428 TI技术论坛
如何使用Verilog HDL语言实现在8*8LED点阵显示器上显示一个“北”字
如何使用Verilog HDL语言实现在8*8LED点阵显示器上显示一个“北”字~~~ 实在急需~~若有相似程序,可否借鉴一下~~多谢了~~~...
bpt888 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2470  2628  85  2507  1213  50  53  2  51  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved