电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC118M000DGR

产品描述LVDS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC118M000DGR概述

LVDS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC118M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率118 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
FET430UIF固件降级软件
FET430UIF固件降级软件 中文界面,支持WIN 7系统,...
OURJCDZ 微控制器 MCU
大家有没有好的方法减小bin文件的大小
问题是这样的: 以前用CCS3.3生成bin文件,利用一个脚本,生成规定FLASH空间大小的bin文件。比如规定生成bin文件的FLASH空间起始地址为0x3e8000,长度为0xC000,最后生成的bin文件内容 ......
会飞的石头人 DSP 与 ARM 处理器
请问在vxworks下如何查看pci自动分配的中断号和基地址
我有一装置,有4个com口为pci扩展口,系统自动为其分派中断号,如果硬件发生改变中断号可能发生变化,我怎么才能知道它分配的中断号呢,还有基地址会变吗?请大家指点一下。...
cool8008 实时操作系统RTOS
ARM9(S3C2440)裸板程序(C语言)使用Nor Flash启动
关于ARM9的Nor和Nand启动方式网上有很多资料,这里就不详细解释。 ARM启动程序跳转到main函数之前需要在汇编启动代码里设置堆栈,如下图所示:http://a.hiphotos.baidu.com/album/pic/item/8ad ......
381082014 ARM技术
论坛被黑了???
论坛被黑了,还是怎么啊!那么多乱八七糟的信息!...
亮剑擎天 为我们提建议&公告
IAR编译速度奇慢 以及编译完第一个为文件时提示NO Valid的问题解决办法
分享给大家用用…… 大家在安装完IAR For ARM的时候,会有这样的情况:输入注_册码到安装都很成功,但是在建立工程编译的时候出问题了,现象是编译的奇慢,最后还提示没有有效的Key。 ......
Jacktang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 79  2554  1886  248  1892  37  12  54  18  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved