电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA176M000DG

产品描述CMOS/TTL Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA176M000DG概述

CMOS/TTL Output Clock Oscillator, 176MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA176M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率176 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
固定电话里如何区别话音电流和控制信号电流呢?
请问固定电话里如何区别话音电流和控制信号电流呢? 要在嵌入式平台实现拨号功能,需要些什么呢?谢谢...
chenzhongzi 嵌入式系统
求助啊!ccs7.3在进入debug模式后进入exit.c文件,不知如何解决
本帖最后由 lcl在路上 于 2019-6-12 14:25 编辑 用的是dsp2808,程序编译后是没有错误的,但是进入debug模式后马上进入exit,c文件,不知道是哪里出了问题,麻烦明白的朋友指点一下,谢谢! ......
lcl在路上 微控制器 MCU
分享千兆以太网口电路设计
网络已经是现代生活中必不可少的基础设施了。对于一般人来讲,在家里可能很少会用到有线网络,但对于在公司工作的时候,大多数还是都在用的网线接口,因此,很多网络类产品也相应占据着一定的市 ......
Jacktang 无线连接
KEIL C 51使用说明
KEIL C 51相信大家并不陌生,也就不做声明,可以到网上搜索,但是其使用说明很少,而且下载需要积分,现在提供此使用说明,以供大家分享。...
hsq2006 嵌入式系统
【平头哥RVB2601创意应用开发】2、CH2601串口接收
在本项目中,使用到了CH2601的串口1作为接收,经测试9600和115200是没有问题的,后来当我改成4800时发现接收到的数据会有缺失,经过咨询了一番平头哥技术,当把串口接收函数中的超时时间改成500 ......
9797979986868 玄铁RISC-V活动专区
MCGS问题请教
设备窗口中的设备编辑窗口,双击连接变量后,对象名中为何只能看到开关型对象?数值型对象如何调整出来? ps(菜鸟,希望懂的朋友能赐教,不胜感激)。 ...
manliu111 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 490  2121  584  396  963  31  40  54  43  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved