电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA98M0000DGR

产品描述LVDS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA98M0000DGR概述

LVDS Output Clock Oscillator, 98MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA98M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率98 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问下NE555可以用双电压吗?
因为555供电不能用24V,但是我的信号是24V的,能不能用5V供电,24V分压给信号呢? 502957 ...
sky999 模拟电子
如何在esp8266上实现web server?
如题, 对网络编程的知识还只存在知其然的阶段, 基于esp8266,如何实现简单的web server呢? 使用microPython能不能实现呢? 不需要连接云端,只要能通过手机连接esp8266(ap模式)热点 ......
dibo MicroPython开源版块
LED驱动mos推荐
尚晶推荐LED驱动用MOS 管 DTS230639307;DTS340039308...
guxiangyue LED专区
兆易RISC-V GD32VF103调试工具
RSCV单片机当前可用的调试工具并不多,对于GD32VF103来说只是厂家推荐的gd-link。在这里和大家分享一个可以简单使用FT232系列高速端口模块制作调试和下载工具。也对在制作此调试工具在硬件和软 ......
火辣西米秀 国产芯片交流
解密低静态电流(low Iq):如何使用WEBENCH®为超低功耗应用设计近100%的占空比
许多电池供电的应用需要降压转换器才能在100%占空比条件下工作,其中VIN接近VOUT,以便在电池电压达到最低值时延长电池续航时间。 例如,假设有两节锂-二氧化锰(Li-MnO2)电池为智能电表供 ......
alan000345 TI技术论坛
【设计工具】ISE 设计套件 11.1 应用问答
ISE 设计套件 11.1 应用问答。 81016 本帖最后由 GONGHCU 于 2012-2-21 03:15 编辑 ]...
GONGHCU FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1289  1826  2541  2029  2842  6  36  51  46  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved