电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA267M000DG

产品描述CMOS/TTL Output Clock Oscillator, 267MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA267M000DG概述

CMOS/TTL Output Clock Oscillator, 267MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA267M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率267 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
模拟硬件按键的自动访问数据工具
一、作品简介1.作品外观 http://5b0988e595225.cdn.sohucs.com/images/20171106/1904f60162af4f2f876fdb99f1b0f1c1.png 图1 PCBA_3D正面图 http://5b0988e595225.cdn.sohucs.com/images/2017 ......
走过的风景 DIY/开源硬件专区
真实运放的电路参数
536589 这是一电压跟随器电路。电路输入是0-10V(10K欧的可变电阻),选用的电源是0-15V电源(单电源供电),运放是LM358,朋友说这是地球上参数最差的运放! 今天想请教的问题就是想搞清楚这 ......
bigbat 模拟电子
【上海急聘】RFIC资深设计工程师
职责描述: 1.负责UWB无线射频收发机(RX/TX)的设计,调试和验证; 2.射频方向包括但不限于以下模块:LNA,Mixer,PA,Filter,RFPLL; 3.负责射频系统测试,进行问题分析、定位和解决 ......
fleidy 求职招聘
全国大学生物联网设计竞赛
还没参加的赶快参加,另外吐曹一下他的投票系统。太low了,投票不经过确认 你手一划就投票成功了。。这不科学!! ...
凉冰 MicroPython开源版块
SIM300的STK开发
本人最近作Sim application Toolkit开发,不知+STC:81返回后怎么处理? 我在程序里面是一得到这个消息,我就显示STK卡的主菜单。不知对不对。 而且开发式很奇怪,就是我在选了主菜单后AT+STM ......
erlangzhou 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2349  432  951  693  2118  29  41  10  51  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved