电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC487M000DGR

产品描述LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC487M000DGR概述

LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC487M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教版主在线RAM调试可以,但是下载到FLASH中运行不正确
请教版主 我现在的程序时Z在线RAM调试可以,但是下载到FLASH中运行不正确 整个结果都是乱的,之前使用VBT6没有出现这种情况。谢谢...
jebelwoo stm32/stm8
学了单片机后……
从开始自学单片机断断续续有二年多了,但真正花在上面的时间没有这么多,一些基本的算是都会应用了,现在换了新工作主要做开关电源类,车充啊移动电源什么的,用到单片机的很少,感觉只是在面 ......
gh131413 单片机
自己做的28379D的板子,debug时出现如下错误
debug时3.3V和1.2V电源正常,RSTn引脚保持低电平。请大神帮忙看看问题如何解决!感激不尽! ...
xiangou123 微控制器 MCU
富士通工业DIY板调试种遇到的两种情况
1. 用MLINK仿真DIY板时,如果EASY kit板上仿真指示灯闪烁不停,即使拔下usb口重插指示灯依然不停闪烁,此时该USB口失效。富士通EASY kit板不能下载程序,插U盘也不能识别。此时需要重新启动一下 ......
ltbytyn DIY/开源硬件专区
【小梅哥FPGA进阶教程】第七章 VGA控制器设计与验证
七、VGA控制器设计与验证 VGA标准介绍 计算机显示器有许多现实标准,常见的有VGA、SVGA等,在这里我们用VGA接口来控制显示器,VGA是Video Graphics Adapter(Array)的缩写,即视频图形 ......
芯航线跑堂 FPGA/CPLD
请移植过TCP/IP协议栈的大侠指点一下!
我想把LWIP移植到UCOS中去,看网上的资料都是基于ARM平台的,但我想移植到PC平台,有没有哪位大侠能指点一下啊,多谢啊...
min_sd 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 231  523  405  2407  1020  2  44  9  37  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved