电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC461M000DGR

产品描述LVPECL Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC461M000DGR概述

LVPECL Output Clock Oscillator, 461MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC461M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率461 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
各位大侠有没有stm8串口通讯的例程(我做485和PC通讯)
如题,各位大侠有没有?帮我下,不知道怎么处理来的数据和怎么发回去。方便的留下联系方式QQ 我的邮箱是jakewang1984@126.com...
jakewang1984 stm32/stm8
linux摄像头驱动开发求教
自备雅虎通的usb摄像头,想做一个Linux的驱动,请问该如何入手? 摄像头一定要支持v4l吗? 希望能提供一些资料`~感激不尽哈~~~~...
zhaohuaipu Linux开发
想请教高手IAR这些错误信息的原因与解决方法
想请问高手,这些红叉叉是甚麽意思? 212186 我是用板上大神提供的IAR6.3破解版, 因为刚开始研究单片机而已,以前也没用过这软体, 范例程式也是照书上打的 "当外部电压小于0.5vcc时,led灯闪 ......
chi80929 微控制器 MCU
电机驱动电路波形出现震荡 IR2101
各位大神,我采用了IR2101驱动电路驱动MOSFET,在开关管的导通和关断期间出现了导通,电路图以及波形如下图,其中图一测试波形中的黄色为主控芯片输出的信号,蓝色为驱动芯片输出的信号,请问有 ......
cyjyjt 电机控制
TI原理图中运放的放大倍数
在看TI官方BLDC的开发板的原理图时,这个运放的方法倍数有些疑问,怎么算出来的,我自己算的是25,求大佬给讲解一下呗320030...
1243026497 微控制器 MCU
求助
求MAX+plusII10.2和QuartusII.v50的安装软件...
xiaoxiaoha FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 578  2161  402  1029  999  1  35  58  41  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved