电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC415M000DG

产品描述LVPECL Output Clock Oscillator, 415MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC415M000DG概述

LVPECL Output Clock Oscillator, 415MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC415M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率415 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PSD器件经验
ly¤#JHIntu#h#J FG¥¦{|ƒql§¨R ©ª=}~« ¬­®Z™¯°±f²³#J´µ}~¶·©#hz#¸¦&su ......
jiki119 单片机
【事件聚焦】揭秘蜱虫“咬人门”事件,彰显生命的脆弱!——竟然“无药可治”!?
导读:今年夏天,河南商城县,有多人被一种叫做蜱的小虫子咬伤,不治身亡,引起村民恐慌。据了解,当地去年已出现死亡病例,但今年尤其多,成为蜱虫“重灾区”。目前,国内还未分离出病原体,也 ......
草原狼王 聊聊、笑笑、闹闹
圆点博士小四轴飞行器开源说明
圆点博士小四轴飞行器开源部分: 1)完全公开小四轴代码代码,不是库,是实实在在的代码。 ------- 开放范围说明:对所有人员开放,不管是否参加圆点博士微型四轴飞行器活动 2)完全公开遥控 ......
圆点博士 DIY/开源硬件专区
STM32在IAR中单步调试,为什么每行程序要运行两次才到下一行,跪求高手指点
STM32在IAR中单步调试,程序为下图,为什么第一行程序运行一次就到下一行,而2-5行程序必须单步两次才到下一行,第6、7行也只需一次,8-11行需要两次,12行需要一次,跪求高手指点下, 874 ......
zyr2006dqgc stm32/stm8
高速电压反馈运算放大器
为了针对给定应用选择正确的高速运算放大器,需要了解各种运算放大器拓扑结构以及它 们之间的权衡考虑。使用最为广泛的两种拓扑结构是电压反馈(VFB)和电流反馈(CFB)。以 前的指南(MT-050、MT- ......
youluo 模拟电子
主从模式是用来做什么的啊???
我看到的主从模式是用来求频率的 能不能求上升沿到下降沿的时间差啊??...
jassica8888 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 688  2929  1320  1514  10  12  11  32  29  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved