电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB821M000DG

产品描述LVPECL Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB821M000DG概述

LVPECL Output Clock Oscillator, 821MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB821M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率821 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【MSP430共享】基于微处理器和IGBT模块的单稳态永磁机构控制器设计
介绍了一种以 M S P 4 3 0 F 1 4 9单片机为核心,基于绝缘栅双极晶体管 ( I G B T )的单稳态永磁机构控制系统。设计了硬件电路及主控软件,提出了保证 I G B T驱动电路可靠工作的实现方法,该控 ......
鑫海宝贝 微控制器 MCU
如何将MSP430F149焊接到洞洞板上,求指导
如何将MSP430F149焊接到洞洞板上,求指导...
秋枫叶落时 微控制器 MCU
基于TI DSP TMS320DM8148的全高清1080P 60fs的视频编解码系统
一、板卡概述   本系统基于最先进的DSP技术,构建一个全高清的视频编解码系统,采用TI的TMS320DM8148 芯片。借助TI的DaVinci™ 处理器技术来满足处 ......
LISIRUI12345 DSP 与 ARM 处理器
制冰机控制板
可自动进水、制冰、花霜、出冰。制冰时间根据环境温度自动控制。...
rain 单片机
stm32中断的问题
我目前做个实验,stm32 中断,碰到一个问题,我用PC6作为中断源,设置其为上升沿和下降沿触发,而在上升沿和下降沿要进入不同的中断处理程序,那我的中断处理程序该如何做,两个EXTI9_5_IR ......
amw196209 stm32/stm8
关于操作系统的问题!求助高手!
1、假设有个一个支持多道程序设计的计算机系统,其中每个作业都有完全相同的属性。对一个作业,在一段计算周期T内,一般的时间用于I/O,另一半时间用于处理器操作。每个作业总共运行N段周期。计 ......
tianhao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 620  2258  1184  1369  2064  13  46  24  28  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved