电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA32M0000DG

产品描述LVDS Output Clock Oscillator, 32MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA32M0000DG概述

LVDS Output Clock Oscillator, 32MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA32M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率32 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【原创】怎么设置不了段点呀!!!
用C――SPY调试器,能够在汇编程序中设置段点,可是在对应的C程序中不能设置,为什么呀! 初学者疑问...
wangmengjun123 微控制器 MCU
学模拟+热电动势对于精密电压测量的影响
本帖最后由 dontium 于 2015-1-23 11:42 编辑 原文链接deyisupport./blog/b/signalchain/archive/2013/01/17/51394.aspx deyisupport./resized-image.ashx/__size/550x0/__key/munityserver-b ......
zca123 模拟与混合信号
铁电的430
430用了不短时间了,最开始的项目就是用430内部的flash作的存储,频繁的读写操作导致1年后flash就会出现坏块,耿耿于怀阿,很期待这款TI预告了几年的铁电430。...
rengo 微控制器 MCU
画PCB板时的覆铜疑惑
从刚开始画PCB板时就对覆铜的定义不理解 而且现在手上有个4层板 看到它的覆铜是底层全部都是地,中间走信号,顶层有画一块区域是电源覆铜 那我就不明白了,如果底层全部都是被GND覆铜了, ......
shaorc PCB设计
基于LabVIEW 的数据采集与处理软件编程技巧
基于LabVIEW 的数据采集与处理软件编程技巧(石家庄铁道学院)燕延 马增强 杨明 摘要: 针对基于LabVIEW 平台的数据采集和数据处理程序设计中.常遇到的典型应用中的问题如:基于TCP的网络传 ......
wanggq 测试/测量
CRC校验与C语言实现
一起学习 共同进步...
cqwjfb 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2700  2836  1549  757  313  23  22  33  54  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved