电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB824M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 824MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB824M000DGR概述

CMOS/TTL Output Clock Oscillator, 824MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB824M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率824 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
参赛的同学们,近日恶劣广告狂潮般来袭,但EEWORLD平时不是这样的
这两天,管理员和斑竹们突然发现,论坛出现了大面积恶劣广告。 其内容更是莫名其妙,打广告以前一般打的都是开发板啊,元件啊,或者直接电子产品,以及各类坑爹不坑爹的技术培训一类的。 这都 ......
辛昕 聊聊、笑笑、闹闹
为国赛做点什么吧
本帖最后由 paulhyde 于 2014-9-15 09:45 编辑 明年的大学生电子大赛是全国大赛,虽然现在的电子大赛中充斥着一些不好的现象,但是我想还是有很多同学们和我一样,希望能借此机会多学些东西, ......
450678797 电子竞赛
大赛基本知识
本帖最后由 paulhyde 于 2014-9-15 09:21 编辑 什么是阻尼二极管 1 .阻尼二极管的特点及应用   阻尼二极管类似于高频、高压整流二极管,其特点是具有较低有电压降和较高的工作频率,且 ......
dtcxn 电子竞赛
DE1-SoC相关软件版本问题
最近老板想要做Opencl的打算,丢给我一个DE1-SoC叫我玩。本人只有FPGA和VS入门 水平,做起来也是一头雾水的。 我的quartusII版本是13.1 altera SDK版本也是13.1 友晶提供的BSP版本只有14.0和 ......
txtone FPGA/CPLD
高手来看看这个电阻值咋求啊
ADC采样,一个电路不知道该怎么求电阻了,高手来看看...
怕碎的瓶子 模拟电子
液晶屏 横竖屏切换 怎么修改?
如题! 修改驱动么? Thanks in advance!...
hongrui1111 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 177  2467  978  2712  501  53  34  1  30  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved