电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB323M000DG

产品描述CMOS/TTL Output Clock Oscillator, 323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB323M000DG概述

CMOS/TTL Output Clock Oscillator, 323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB323M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率323 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
树莓派涨价涨的离谱
以前俩百多的板子都到六百多了,没有人抬价我都不信。美利坚印钱也没有这么夸张吧。坐等降价。 ...
星海晨 MicroPython开源版块
wince6.0 IE自带打印功能不正常!!!
wince6.0是支持IE自带打印功能的,可是通过IE自带的打印当调到ExecWB函数时失败。而同样的系统WordPad自带的打印是没有问题的,请大家帮忙解决IE自带的为什么不可以啊?...
zhaojiang1 嵌入式系统
BLACKBOX 使用方法
方法很简单,受到了ISE的Core Generator的启发。比如每次生成一个FIFO,都会有HDL代码和ngc文件产生,这个ngc文件就是综合后的网表,hdl文件通常是一个wrapper文件,即只有端口信息并调用一个bl ......
eeleader-mcu FPGA/CPLD
曾经做的一个MP3
曾经做的一个MP3 曾经做了个MP3的小实验,ST的方案,其他部分有的挪为它用,有的丢弃,这块小板子保留了下来,现在翻出来回味一下。 http://blog.21ic.com/uploadfile-/2007-4/411535 ......
团团流水 单片机
菜鸟求助GPRS Q24PLUS模块连接FTP服务器的问题,希望各位大大鼎立相助阿
我刚刚接触GPRS模块,用的是Q24plus,老师要求让模块连接上公网中的FTP服务器,ftp服务器用的是Serv-U工具建立的,路由器也开了端口映射,我怎么也连接不上,以下就是我用的相关AT命令,希望各 ......
baidu123 嵌入式系统
怎么才能有钱呢
各位怎么才有钱,请大家说个赚钱的方法...
liushiming82 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2612  1553  1577  1525  736  51  44  15  6  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved