电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC728M000DGR

产品描述LVDS Output Clock Oscillator, 728MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC728M000DGR概述

LVDS Output Clock Oscillator, 728MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC728M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率728 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
flash monitor
请教下用过这个的前辈: 从TI 下载的SLAA341.ZIP/flash_monitor.s43程序 怎么一开始是先串口发送数据呢? 为什么我把程序烧写进MCU后,程序一直在flash_monitor.s43里,不是应该2秒串口无 ......
bingfo 微控制器 MCU
一个非专业的同学, 想请教大家一个基础电子工程问题
电子工程的朋友们好,我有一个问题想要请教。 (提问的方式 不太专业, 希望不要责怪)比如: 我有一整块线路板控制16个按钮, 那能不能 把这一整块线路板 拆分成4部分, 分别控制4个按钮 ......
Loven_Fiona 聊聊、笑笑、闹闹
浴室代码(增加ZIGBEE串口通信模块)
不知道收到的CC2530内固化了什么通信协议, 先假设其仅为简单的串口转发来写。 就两个模块通信,先不考虑ID问题, 你敢收,我就敢发。...
littleshrimp DIY/开源硬件专区
求下载——《浅析μcos+ii+v2.85内核》——很有威力哦
最有威力的 2.85内核,最精辟的讲解。对于嵌入式系统ucos, 2.5版必须学,2.85版则是成为高手必备的。中间的不同要靠大家细细体会哦!!呵呵呵,看远吗,很简单的额呵呵,求大家评论哦,呵呵呵 ......
zzhere2007 实时操作系统RTOS
温湿度传感器研究——盛世瑞恩SHT30 SHT31 SHT35 SHT2X SHT1X
本帖最后由 点创@布丁 于 2016-12-12 10:07 编辑 bg4.png ——未经博主允许你可以随便转载此文章,不过博主不负责O(∩_ ......
点创@布丁 传感器
为什么我的CCS5不能用GRACE,有图
9263292633 我的咋没有 XDCtools version 的选项?求解...
qinkaiabc 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 174  350  2804  1971  2601  59  58  53  9  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved