电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JA31M0000BG

产品描述CMOS Output Clock Oscillator, 31MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JA31M0000BG概述

CMOS Output Clock Oscillator, 31MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JA31M0000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率31 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【从0开始学习OK6410】序列1:你了解飞凌OK6410开发板么?
转载请注明出处和作者:版权所有!谢谢合作!!本节我们主要是从下面3个方面进行讲解:【下面大部分资料来自官网】1.OK6410-B的板子靓照2.OK6410-B整体简单概述3.OK6410-B的硬件参数及特性 1 ......
lb1229305710 Linux开发
U盘1114的电路图和程序
U盘1114的电路图和程序...
lorant 模拟电子
问个DMA的问题
我用c6711做一个图像采集的卡,数据从FIFO中输入到DSP外接SDRAM中,二者都映射到DSP存储空间,我请问一下,可不可以使用DMA方式实现FIFO与SDRAM间的直接数据传输?(不进DSP),应该怎样做?可 ......
像见 模拟与混合信号
献给新手 改变从这里开始
这是我在网上看到的一篇帖子,作者是古木(胡斌)老师写的,作为一名在读学生,我也感到迷茫,我也为自己曾经的无所事事而感到无可奈何,也想在一念之间将所有的东西都学会,然后找到高薪工作, ......
yaoyong 工作这点儿事
DSP新手有几个问题请教,希望各位大神解答一下,谢谢!
问题1: 进行三角运算的时候,请问以什么样的方式是比较快的?我现在是用了官网下载的c67fastMath里面的cossp,但是相同条件下使用的时间是查表法的六倍左右,请问这个结果有问题吗? 还是说要 ......
Aguilera DSP 与 ARM 处理器
心情
天天加班,这领导当的真累!!...
xclfang 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 943  2782  373  2322  2317  51  48  6  29  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved