电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA535M000DGR

产品描述LVDS Output Clock Oscillator, 535MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA535M000DGR概述

LVDS Output Clock Oscillator, 535MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA535M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率535 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TMS320F28335学习笔记-时钟
1.系统时钟概述整个时钟电路的原理框图如图所示。189564在使用有源晶振作为外部的时钟源时,DSP片内的晶体振荡电路会被旁路,外部的时钟信号有XCLKIN管脚输入DSP。看门狗定时器取OSCCLK信号作为 ......
cherish 微控制器 MCU
晒晒收到的礼物
哈哈 今晚陪我女友做作业,呜呜我一个做电子的还着画室内设计图,顺便亮一下今天收到的礼物挺精美 很漂亮哦!声音效果不错呢 背影也不错哦 漂亮的侧面 哈哈 不错吧!没拿到的朋友加 ......
mlyxlpk007 嵌入式系统
一份入门级保姆级别的终极PCB好资料
在下载中心发现一份很不错的资料。入门必备呀~老工程师也可以收一份,详细列了各种功能的介绍和使用方法。总有记不清的时候,就可以翻开来查查 https://download.eeworld.com.cn/detail/falw ......
木犯001号 PCB设计
zigbee 能否实现类似FM的一发多收功能
想用纯单工发,多客户端收,不想用组网的方式,求助 1.能否实现 2.大概的实现思路 谢谢!...
olc 无线连接
高精度6轴惯性导航模块如何编程?
高精度6轴惯性导航模块如何基于拉普兰德3.3库下K60编程,这个真心不会弄啊????????:Sad: ...
ziyuyu 电子竞赛
免费申请:瑞萨电子100套MCU开发套件等你来抢!
6月9日,瑞萨电子R7F0C80212 重磅来袭,100套开发套件等你来抢,你准备好了么? 仅需几分钟,轻松2步,即有机会将瑞萨电子MCU开发套件(R7F0C80212目标板&EZ-Cube片上调试仿真器)收入囊中, ......
EEWORLD社区 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2927  1430  1288  62  1335  20  21  54  9  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved