电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB223M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB223M000DGR概述

CMOS/TTL Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB223M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率223 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于TMS320LF2407A的调音器设计
基于TMS320LF2407A的调音器设计 摘要:设计了一种基于数字信号处理芯片TMS320LF2407的调音器系统,以咪头拾取吉他弦音,将声音信号转换为电信号,再用模数转换器转换为数字信号,通过软 ......
嵌嵌dsp论坛 DSP 与 ARM 处理器
关于f2812 的周期中断的配置问题
各位DSP的高手: 节日快乐! 本人最近在学习 TI 的 f2812,主要用于AD采样,其中中断控制用EVA进行处理。但是,在配置的时候发现问题: 目前,我的周期中断配置按如下函数去写。 v ......
参考一下 嵌入式系统
邵贝贝翻译的ucosII实时操作系统 电子书
最近好多人找这本书 书店的比较贵 所以传个电子书上来:) 好多人用 本帖最后由 鸽子 于 2010-2-26 14:47 编辑 ]...
鸽子 微控制器 MCU
出差归来,晒在宾馆内工作现场
46280 到了研发的最后阶段,到山东出差,本来以为没问题的产品,却被客户批的狗血喷头,第二天晚上工作到凌晨2点,可喜的是最后搞定,完事后去爬了趟泰山,体验了一把“会当凌绝顶, ......
lovedata 单片机
单片机C语言程序设计实训100例--基于AVR+PROTEUS仿真
AVR与PROTEUS的完美结合;适合新手;请安装高版本的PROTEUS;否则可能导制文件打不开;...
qq502835899 Microchip MCU
想学习 msp430 求购launchpad 一块(已经买到了)
看见论坛里学习的热火朝天 自己也想学习一下 希望有闲置的launchpad 可以转手一块给小弟 不胜感激啊 本帖最后由 八爪鱼 于 2012-5-9 11:26 编辑 ]...
八爪鱼 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 287  705  1184  2896  432  17  52  34  49  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved