电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA708M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 708MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA708M000DGR概述

CMOS/TTL Output Clock Oscillator, 708MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA708M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率708 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助一下,关于CAN通讯的程序!
我们头给了我一个评估板DEMO9S08DZ60,8位的,让我跑一下上面的CAN通讯程序,请问大家谁有这个板子的CAN通讯程序啊?发给我一个,万分感谢!...
jql005 NXP MCU
求教:网络文件互斥访问
vxworks系统上,有这样一个程序,需要修改一个网络文件,由于程序可能在多个cpu上同时运行,这样就会出现多个cpu并发访问一个网络文件的情况,请问怎么实现多个cpu的互斥访问?谢谢...
yuyangln198 嵌入式系统
FPGA做AD采样?
AD芯片的时序图应该抓住哪些关键时间参数啊?我看给的时间参数很多,应该不是每个参数都要管吧?...
喜鹊王子 FPGA/CPLD
【RISC-V MCU CH32V103测评】SPI驱动OLED液晶显示屏
写在前面:前段时间把手头OLED液晶显示屏的驱动写完了,正好看到测评有个网友@bigbat一直没有调试出来,这里放出我编写的代码帮助网友解惑,同时也能完成我的SPI测评真是一举两得。 1、SPI接 ......
小天501 国产芯片交流
PADS中_BGA_Fanout扇出_教程
46199...
静若幽兰 PCB设计
2014深圳制汇节--好玩的
我可是TI的支持者,得过TI很多的奖品和板子外加大学期间申请的N次芯片,感谢! 所以当然是先上TI的板子,之余这些是什么板子我就不介绍了,大家一看就懂: 147488 147489 147490 ......
IC爬虫 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 375  17  1305  473  2069  24  29  27  40  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved