电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1130M00BGR

产品描述LVPECL Output Clock Oscillator, 1130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA1130M00BGR概述

LVPECL Output Clock Oscillator, 1130MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1130M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1130 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求助!VHDL 实现简易自动售货机
要用VHDL实现简易的自动售货机 仿真时发现信号 MONEY 是未知的。刚学VHDL 很多都不会,花了很多时间最后能编译了,但还是有问题。求好心人抽空看下,谢谢了 程序如下: library ieee; use i ......
qpzmtank FPGA/CPLD
DSP2812串口波特率正确和良好的设计方法
1.宏定义 //以下定义来自windows里的winbase.h并改造 #define CBR_110 11E1 #define CBR_300 3E2 #define CBR_600 6E2 #define CBR_1200 ......
Aguilera DSP 与 ARM 处理器
WinCE6.0上ExFAT的问题,搞过的高手进来看看!
目前在了解6.0下ExFAT的相关内容,由于现在手上还没有板子,只是从网上搜索资料了解的。 现在有几个问题,请各位介绍介绍: 1.在CE6.0下要使能ExFAT,是不是只需要加入Feature就可以了?还需 ......
gaoyuan78 嵌入式系统
模拟电子基本知识200例
模拟电子基本知识200例...
libing6104008 模拟电子
讨论IAR用C编程序
我想和大家讨论一下IAR用C编程序时,怎样设置结构最合理呢?欢迎大侠们参与讨论!翘首以待各位智慧的闪光!...
zhangjun1960 微控制器 MCU
想讨论一下工作方向
po简单介绍下自己,希望大家讨论一下po这样的找工作算是什么方向 研究生,在实验室做军工方向,主要工作画原理图,画板子,程序也自己写,装置包装结构啥的也是自己画,甚至包括采购器件也自 ......
milrry喜欢蔬菜沙拉 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 20  2155  2677  526  1952  26  41  57  32  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved