电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA482M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 482MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA482M000DGR概述

CMOS/TTL Output Clock Oscillator, 482MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA482M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率482 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
转让黑金开发板
转让黑金FPGA开发板,去年10月21号买的,基本上没用过,因为毕业找工作一直闲置着,,具体见http://item.taobao.com/item.htm?id=7463768228,发票齐全,板子加发票是722,现520甩卖,有意者请 ......
shixiabo 淘e淘
如何完成一个器件的设计谈谈自己的一点心得
经过这么长时间的学习,对于Verilog HDL语言有了很深入的了解。老实说,Verilog语言的语法规则不是很难,关键是如何运用的事情。以下就如何用Verilog语言编写一个实际的运用,谈谈自己的见解。 ......
唐俊 FPGA/CPLD
ESP32的SD/MMC硬件连接方式
ESP32提供了两个SD / MMC硬件通道,还支持通过用户通常可以使用的两个SPI端口之一访问SD卡。slot参数的取值范围为0到3,slot0和1使用内置的SD / MMC控制器,而slot2和3使用SPI端口。slot0支持1 ......
dcexpert MicroPython开源版块
基于AD855X可编程增益放大器的压力变送器的校准系统(含演示视频)
本帖最后由 雨中 于 2014-11-27 09:07 编辑 一般来讲,压力传感器输出的电压信号幅度会比较小,而且输出范围也不规则。通常需要使用信号调理放大器把压力传感器的直接输出进行放大及电平 ......
雨中 ADI 工业技术
(原创)2010年监狱看守所视频监控新特点
2010年监狱看守所视频监控新特点 备注:原创文章,转载请注明出处 从09年底到现在,我们客户向我们咨询看守所和监狱视频监控方面的技术越来越多,各地的看守所和监狱的领导都很重视这方面的问 ......
深圳小姚 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2440  2838  1291  114  126  36  25  37  20  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved