电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA854M000DGR

产品描述LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA854M000DGR概述

LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA854M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率854 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
verilog的always块里,既有电平又有边沿触发呢?
怎么在verilog的always块里,既有电平又有边沿触发呢? 比如always@(a or b or c)我让a为边沿触发怎么实现...
jokeboy999 FPGA/CPLD
晒WEBENCH设计的过程+降压3.3V
晒WEBENCH设计的过程+降压3.3V 我们经常做DEMO测试430时,都直接从5V的USB取电,方便! 进入WEBENCH设计中心,输入参数开始设计电源 166261 从众多方案中,我们选择个成本相对比较低的 ......
蓝雨夜 模拟与混合信号
请问:在Windows Mobile 6中,如何获得媒体文件的属性及其附属信息?
小弟现在被这个问题困扰…… 这里我需要得到手机上(或者说模拟器上)各种多媒体文件(mp3、mp4、3gp等)的属性信息,例如它们的格式信息、codec信息、bit rate信息、时长、帧尺寸等。 特别 ......
chenjian3 嵌入式系统
瑞萨R5F10268 烧录问题
用Flash programmer 的Autoprodure 可以烧录进程序(显示百分比及PASS的结果),但运行不正常 。但用开发软件(CS+)下载程序到芯片仿真 后正常,断电后上电又恢复正常。 有谁知道这是什么回事 ......
dirty 瑞萨MCU/MPU
关于sd卡的问题
小弟最近在做一个关于sd卡的项目 具体要求是:1:通过pc机将有用的数据存到sd卡里 2:通过单片机将其读出 遇到的问题:不知道从哪个地址开始是有用数据,不知道pc会把文件从哪 ......
edward_liu 嵌入式系统
mini2440开发板的原理图和封装库下载
如题: 27961...
绿茶 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1610  1922  427  2395  1886  29  40  2  23  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved