电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC352M000DG

产品描述LVDS Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC352M000DG概述

LVDS Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC352M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率352 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Proteus器件库中英文
来自网络,方便查找添加...
emolan 单片机
IAR下载出错
STM32最小系统板,一直都是用ST-LINK调试器下载,刚才不知为什么突然下载出错,显示找不到MCU,我反复检查了相关的设置,没有发现问题,单片机能正常工作。换了一块最小系统板,第一遍可以下载 ......
hujj stm32/stm8
STM32F103中的USB和CAN能不能同时使用?
看到ReferenceManual中有这样的一段描述,不太明白。难道不能同时使用USB和CAN功能吗? ...
swaty stm32/stm8
飞利浦公司将在今年9月进入车载导航仪市场
 据荷兰《金融日报》20日报道,荷兰飞利浦公司将在今年9月进入车载导航仪市场,向在这一领域占统治地位的荷兰TomTom公司发起挑战。   据飞利浦公司发言人介绍,即将推出的导航仪重160克,厚 ......
frozenviolet 汽车电子
在keil下ucos移植到LPC2478
移植代码的bsp.c文件中有这样一段代码,哪位高人能解释一下吗?? 非常感谢~~CPU_INT32U VIC_SpuriousInt;static void VIC_Dummy (void){while (1) {(void)VIC_SpuriousInt;}}static void VIC_D ......
二过 实时操作系统RTOS
FPC软板表面处理工艺优缺点
1、热风整平  热风整平工艺的一般流程为:微蚀→预热→涂覆助焊剂→喷锡→清洗。  优点:较长的存储时间;PCB完成后,铜表面完全的润湿了(焊接前完全覆盖了锡);适合无铅焊接;工艺成 ......
方学放 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2562  455  2207  2889  215  40  53  33  7  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved