电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB525M000DG

产品描述LVPECL Output Clock Oscillator, 525MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB525M000DG概述

LVPECL Output Clock Oscillator, 525MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB525M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率525 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
给大家几个逆变的图
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 SG3525硬件产生spwm ...
szliuweizhe 电子竞赛
AM335x学习心得之MPU
AM335x的MPU子系统包括275-MHz,500-MHz,600-MHz,或者720-MHz ARM® Cortex™-A8 32-位RISC 微处理、中断控制器、L3共享RAM的内部连线。Cortex-A8内核内部包含有NEON™ SIMD 协 ......
billjing DSP 与 ARM 处理器
赚分,速结
0...
liaorentai 嵌入式系统
混合信号测试
在调试嵌人式系统时,有时要求能够同时查看模拟和数字信号。在这种混合信号环境中,通常无法准确地预测开发过程中将会出现的问题类型。如何解决这样的难题?...
西点 测试/测量
【2022得捷创新设计大赛】STM32F7508-DK等物料开箱
有幸获得第二批资格,感谢得捷电子和EEWORLD论坛给广大网友提供的平台,为金主点赞。本人这次准备利用STM32F7508-DK评估板优秀的交互能力做一个便携式的多功能热成像,基于STMicroelectroni ......
秦天qintian0303 DigiKey得捷技术专区
一个LED的N种玩法(八)—旁门左道
一个LED的N种玩法(八)—旁门左道 Author: chenzhufly Email: chenzhufly@126.com 2010-05-11 一路写来,由浅入深,自己也学到了不少东西,比如多线程和freertos都是我第一次使用,所以写的 ......
chenzhufly NXP MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1348  787  2513  2606  1483  28  16  51  53  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved