电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC971M000DGR

产品描述LVPECL Output Clock Oscillator, 971MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MC971M000DGR概述

LVPECL Output Clock Oscillator, 971MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC971M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率971 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WinCE讀取SD卡速度慢
各位大俠,現在遇到一個Samsung ARM9 2440 + WinCE 5.0下,讀取SD卡的速度很慢,我是做GPS的,請問一下如何解決這個問題,給我一些思路,多謝! ...
pengyouafei 嵌入式系统
电容封装越小,对高频影响越少吗?
最近在做GPRS电路设计,看到设计指南中推荐使用0603封装电容的建议。不是很理解,除了频率越高PCB面积,走线越短的要求外。还有什么问题吗? ...
bigbat 无线连接
【从零开始做示波器第一步:搞定DSP之AD数据采集,采用DMA通道】
调程序看文档,一直搞到晚上八点,终于把DMA传输方式采集AD数据的源码给搞定了。唉,真是大大考验了我的英文水平呐,说白了也就一两个寄存器没配置好的事儿。看到数组里面变化的数字们,感觉初 ......
shixiaoling312 DIY/开源硬件专区
再战2015年大学生电子竞赛之国赛
我从09年上大学就开始参加电赛,参加10年省赛TI杯,未获奖,参加11年国赛,国一。帮学弟参加12年TI杯省一等奖,13年国赛同样帮助学弟参赛,省一等奖和省二等奖,综合测评挂了,要不然也是国一 ......
RF-刘海石 电子竞赛
关于linux下r_write()函数的疑问
好像关于这个函数,我看了很多书也上网用google搜了很久,但是关于这个函数的用法几乎没有,只是知道了:“r_write() 写数据到文件描述符,被信号中断时重启自己“。没有深层次的解释,希望在这 ......
liwei5613 Linux开发
FOC中的电流采样
电流采样是FOC的基础,具体有电流传感器采样、电阻采样,电阻采样以其简单低成本的应用广泛使用。 电阻法采样有单电阻采样、双电阻采样、三电阻采样。 一. 单电阻采样 444896 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1047  379  2529  2494  1430  40  12  20  42  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved