电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB1115M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530HB1115M00DG概述

CMOS/TTL Output Clock Oscillator, 1115MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB1115M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1115 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
外行,请教一个车载gps上的wince5软件应用的问题
我有一个车载gps,操作系统是wince5的 但我自己网上找的大量的工具软件,在上面都用不了(50%不可用,提示非法操作),但在wince5上是能运行的。 包括一些wince5自带的工具也是一样。 打开系统 ......
huangnian 嵌入式系统
并联电容能提升电网电压吗
用电设备基本上是感性负载当电机都运行后电网电压降低到350V左右,当负载稍微加重电压甚至降低到300V,且电机温升增加,基本上就没法工作了,且用电设备里变压器约400左右,我想在不加粗主电线 ......
eeleader 工业自动化与控制
“推荐中国芯”+沁恒CH549
沁恒CH549L是一款8051芯片,在一片ARM的蓝海中,显得不是那么显眼。通过eeworld的活动测试了这款芯片,还是收益很多的。 1、首先8051并没有过时,包括STM8,还有TI-MSP430Gxxx等,还有瑞萨都 ......
北方 国产芯片交流
也谈技术人员发展方向及嵌入式学习
关于技术人员发展方向的问题相信是大家所关注的问题,现在谈谈我的想法 对于技术人员可以选择以下几个方向 一, 继续做技术, 做技术比较稳定,是一个撑不死,饿 ......
adsl50681 嵌入式系统
晒WEBENCH设计的过程+ACTEL FPGA电源设计
设计要求:根据系统需求,要用到Actel 的ProASIC3系列FPGA做数据采集板卡,板卡供电为DC+12v±10%。而FPGA的IO供电为3.3v,核电压为1.5v。 设计思路:根据系统12V供电,先转换为3.3V,供IO和二次 ......
电子微创意 模拟与混合信号
AC-DC变换模块
...
lorant

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2208  101  851  1751  614  45  32  21  11  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved