电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1007M00DGR

产品描述LVPECL Output Clock Oscillator, 1007MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RB1007M00DGR概述

LVPECL Output Clock Oscillator, 1007MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1007M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1007 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这些飞兆集成电路有人见过吗?
是不是逻辑门或是其他? 35602...
john_wang 单片机
(视频)C64x+网络课程(四) - c 代码优化
TMS320C64x+网络课程四——c代码优化,其中包括:优化c编译程序, 编写c源代码, 环路改造, DSP编制程序的基本规则。此网络培训针对C64x+,每次一个专题,由DSP高性能部门技术支持工程师为您全程 ......
德仪DSP新天地 DSP 与 ARM 处理器
无线水电远程抄表系统方案
一、项目背景   随着社会的发展,用电户大量增加,用户分散,管理不便,传统抄表方式需要投入大量的人工和时间成本,急需一种自动化的、方便的、先进的秒表方式。   传统人工抄表 ......
计讯 无线连接
东芝火箭炮双视窗
那个朋友能帮忙弄个资料呀,电视现象是小画面一直正常,大画面时有时无.有时半天不会出现有时一会不能看...
shechunxu 嵌入式系统
我国电子信息百强企业研发投入
我国电子信息百强企业研发投入强度为3.72% 2006-6-1 信息产业部5月31日公布的“2006年电子信息百强企业名单”显示,2005年百强企业研发投入强度为3.72%。   百强企业中,华 ......
ehk 无线连接
汽车CAN通讯中的一些问题
最近再做汽车CAN通讯遇到问题 在商家给的协议里出现了这个CAN通讯格式 报文名称 ID 频率 类型 字节 100ms 请问这里的100ms在ID和数据之间,是表达什么意思 I ......
ddfha1 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1117  1103  732  1322  1096  23  15  27  5  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved