电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB1361M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UB1361M00DG概述

CMOS/TTL Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB1361M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1361 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
现有一关于XL4015芯片的应用图,请大神帮帮分析,有重谢!
这个图是淘宝上的一个成品板子,求大神帮帮分析,解读原理...
流马 电源技术
运算放大器电路中的失调电压与开环增益
失调电压与开环增益,它们是表亲。理解这种“不完全”,可帮助你了解你运算放大器电路的误差。   所有人都知道失调电压,对吧?在图 1a 所示最简单的 G=1 电路中,输出电压是运 ......
fish001 模拟与混合信号
STM8AF6248
483233 第一次接触编st程,如图,这是“stm8s.h”里支持的芯片。之前用的208那个芯片,现在要对“STM8AF6248”进行库函数编程,其他标准外设库我也找了没有,是我没有找 ......
aq1261101415 stm32/stm8
CE系统下如何实现显示电池电量百分比
大家好,我想问一下CE系统下,如何显示电池电量的百分比。我硬件平台是S3C2440,我用它自身带的ADC读取电池电量在计算可以吗?再就是加载电池监测芯片。除了这些还有其它什么办法吗?请大家踊跃 ......
sakura123 嵌入式系统
msp430单片机的串口通信问题
请问各位大侠,单片机在接收中断中是一次接收一帧长度的数据么?还是分多次接收,每次大于一个字节,抑或每次只接收一个字节?...
象眼 嵌入式系统
WinCE6系统suspend/resume回来之后立刻进入systemidle
用touch点击开始菜单进入suspend,然后按Power Button使系统resume回来之后,系统会先进入resume状态,紧接着进入systemidle状态,backlight和display都被关掉,需要点一下屏幕才能再进入on状态 ......
icu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1956  595  163  1908  1942  46  25  48  2  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved