电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA43M0000BGR

产品描述LVPECL Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA43M0000BGR概述

LVPECL Output Clock Oscillator, 43MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA43M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率43 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
CPAFC载波同步
有没有人知道CPAFC载波同步的资料,或者详细讲解的视频,最好有MATLAB仿真代码,有偿求助,谢谢 ...
预提虎牙 无线连接
IAR使用大问题!!!
最近使用IAR遇到大大的问题,IAR总是提示项目没有保存,即IAR工程里面的文件后面总是显示“*”,无论你没有编译还是编译完,无论你有没有修改工程,总是有“*”,开始我以为是IAR软件有问 ......
anlina1011 stm32/stm8
何时应当使用 PWM 控制器?
PWM是一种适用于多种电源拓扑结构的控制方法。任何拓扑结构的电源都有非常广泛的用途,可谓无处不在;而PWM的应用范围也颇为广泛。 391476 PWM是脉冲宽度调制的缩写。在开关电 ......
qwqwqw2088 模拟与混合信号
【从0教学嵌入式Linux】第十三集
第13课:编写LED驱动程序 2420591.LED驱动属于字符设备,我们进入Linux内核的字符设备驱动目录,进行编辑2420502.新建文件led.c并对其进行编辑2420513.在文件中添加如下代码2420522420532420542 ......
babyking 嵌入式系统
再见2019,你好2020!
再见2019,你好2020!2019找到自己奋斗的方向,因为选择这个奋斗方向,结识了电子工程福利社,在电子福利社中一边为自己充电,一边还能赢取小礼品,更重要的是电子福利社的知识帮我度过了工作中 ......
果轩天 聊聊、笑笑、闹闹
SensorTile.box开箱问题
本帖最后由 KJGL 于 2020-4-18 09:18 编辑 一开始按照教程进行,在APP中更新固件时,与板子的蓝牙就断了,我就退出APP,之后APP就找不到板子了。而且今天连上电源,APP也搜不到设备。将板子 ......
KJGL ST MEMS传感器创意设计大赛专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 259  2518  9  2851  1602  6  51  1  58  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved