电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA630M000BGR

产品描述LVPECL Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA630M000BGR概述

LVPECL Output Clock Oscillator, 630MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA630M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率630 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请教一下关于线程的问题
在对linux系统的应用编程里,涉及到线程的知识点,知道这块对后来的设计是非常重要的,参考了一些资料, 现如今仍为弄懂的问题: 1、如果父进程有多个线程,那么它的再在它的子进程中也应 ......
xbqcxy 嵌入式系统
单激式变压器开关电源工作原理 开关电源原理与设计(连载12)
星期一, 04/27/2009 - 09:01 — 陶显芳 我们再来分析控制开关K关断期间的情况。 在Toff期间,控制开关K关断,流过变压器初级线圈的电流突然为0。由于变压器初级线圈回路中的电流产生突变, ......
noyisi112 电源技术
MYZR EK140全功能板编译手册
源码文件(source code)评估板对应的Linux版本及对应的源码文件见下表: The corresponding Linux version of the evaluation board and the corresponding source code files are shown in the ......
明远智睿Lan 工业自动化与控制
集成电流感测的优点
许 多刷式和步进电机应用必须对电流进行监控和调节。对于刷式电机,电流信息可用来确定负载条件的变化或用来限制启动和失速电流。对于歩进电机,高级别的微歩进需要调节每一步的电流。 ......
Jacktang 模拟与混合信号
骗个点子
16个(或32个更好)ADC取样, 取样频率6KHz, 不小于14位, 其中两两相乘, 是采样了用CPU即时运算再送上位机? 还是采样了送上位机相乘好? 现在需要确定难度, 再分包上位机和下位机. 上位机运行环境WI ......
PowerAnts 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1237  941  2712  1965  1732  46  22  11  4  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved