电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA1294M00DGR

产品描述LVPECL Output Clock Oscillator, 1294MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA1294M00DGR概述

LVPECL Output Clock Oscillator, 1294MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA1294M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1294 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
更新新版本协议栈出现问题,求解啊!!!大侠们帮忙看看啊
请问ZStack-CC2530-2.5.1a版本协议栈里的neighborTable和AssociatedDevList分别是存什么信息的 我原来用的是ZStack-CC2530-2.3.0-1.4.0,组网时周围设备的信息都会在这个表中找到,neighborTab ......
f3597908 无线连接
Open Source Times (No.16)
一本很喜欢杂志,推荐给关注开源软件的各位朋友。:loveliness:...
henryli2008 聊聊、笑笑、闹闹
自己整理的TIM4资料
百度云盘地址:http://pan.baidu.com/s/1ngQF8,虽然是压缩了的,还是有点大,望理解。 也希望大家有问题上论坛一起交流:) ...
大北极熊 微控制器 MCU
求助串联型连续可调直流稳压电源,在线等回复啊
本帖最后由 paulhyde 于 2014-9-15 09:42 编辑 :$ 期末课程设计要求串联型连续直流稳压电源.....那个大大有发一个啊``要写3000字的论文和电路图,弄不出来啊,高手帮帮忙了谢谢啊。在线等回复 ......
xinfei213 电子竞赛
USB虚拟串口要命的丢数据
换了一个硬盘,从Windows2000换到XP,原来在测试的一个数据采集板突然就不能用了。应用板是STM32F103VB,USB口发送采集的数据到PC,偷了一点懒,直接用虚拟串口的例子改的USB通信程序,这 ......
kaixiongwu stm32/stm8
3v与5v接口问题的解决
本帖最后由 paulhyde 于 2014-9-15 09:38 编辑 希望对大家有帮助哈! ...
weizai 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1720  1100  2727  310  784  23  55  49  27  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved