电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA70M0000DG

产品描述LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BA70M0000DG概述

LVDS Output Clock Oscillator, 70MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA70M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率70 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Cortex-m364位乘如何实现?
项目需要在STM32上实现ms-ADPCM,有大量的乘除计算,需要对64位有符号整型进行乘法计算,相乘的两个数据在40位左右,相乘的结果基本在80位以上,这个怎么实现?...
auto_dut stm32/stm8
分享MSP430单片机调试接口和JTAG仿真器原理图
MSP430单片机调试接口和JTAG仿真器原理图 223012 ...
Jacktang 微控制器 MCU
[C5000 & C6000] TI C6748 BIOSPSP 例子程序uart 命令行下编译出错
TI C6748 BIOSPSP 例子程序uart(从BIOS C6SDK 2. 0安装而来)命令行下编译出错 error: can't c reate session manager can't find a JVM; 按提示设置了系统环境变量XDCTOOLS_JAVA_HOME为C:\P ......
52mcu DSP 与 ARM 处理器
新型有源箝位软开关PWM控制器UCC289X的原理及应用
摘要:介绍了电流控制型芯片UCC289X的基本原理,设计出了基于该芯片的同步整流有源箝位正激变换器的实用电路。实验结果证明,该芯片具有较好的控制特性和稳定性。 关键词:UCC289X;脉宽调制; ......
zbz0529 能源基础设施
咋办
:'( :'( :'( :'( :'( :'( :'( :'( :'( :'( 不能灌水不能传东西。。要下载咋办哈...
liuyong1989 为我们提建议&公告
芯片接地的一点教训
本人做另外平台的设计,遇到一个问题.芯片手册说明配置启动选项,也就是用常见的高低电平选择.但是我们在低电平的处理上按照说明书直接接地了.问题来了.一上电的时候,部分芯片不能复位.查到原因是 ......
besk DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1586  1453  2146  87  2877  4  1  29  51  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved