电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC737M000DG

产品描述LVPECL Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AC737M000DG概述

LVPECL Output Clock Oscillator, 737MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC737M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率737 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
问一个关于在论坛里下载资料的问题
为什么我点击下载自己想要的资料,下载到最后提示失败呢,芯币也已经扣除了!昨天就发现有这种情况,当时我以为自己的芯币不够了呢,还反复的下,反复的提示失败,最后本来不多的芯币真就不够了 ......
cqr 为我们提建议&公告
牛人打造现实版WALL-E机器人
http://player.youku.com/player.php/sid/XNTkyMTU3OTYw/v.swf...
qinkaiabc 机器人开发
THINE 发布4K高分辨率产品 THCV241 支持MIPI CSI-2
本帖最后由 qq2817821256 于 2017-4-14 13:43 编辑 THINE 发布4K高分辨率产品 THCV241 支持MIPI CSI-2 型号:THCV241 尺寸:5*5mm 接口:MIPI CSI-2 信号:YUV RGB RAW 线材:一对差分 ......
qq2817821256 汽车电子
助学学习板二期到手了
感谢版主、感谢作者、感谢……该感谢的人 最近一直比较忙没空把照片及开箱场景和大家分享一下,现在通知大家一下我的开发板已经收到了,让大家和我一起分享一下快乐……:) 下次再把照片补上...
philips_lu FPGA/CPLD
10.26【每周讨论】你知道这家公司的名字吗
有这么一家公司,它工资高,活儿少,福利好,老板不SB还能学到东西,没事儿就放假,动不动就送东西,年终奖还特丰厚,它是世界上最好的公司,你知道这家公司的名字吗?...
longxtianya 综合技术交流
使用Cadence布局布线常见问题详解
使用Cadence布局布线常见问题详解...
破茧佼龙 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1264  2253  294  1270  1659  57  27  15  22  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved