电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC400M000DG

产品描述LVPECL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EC400M000DG概述

LVPECL Output Clock Oscillator, 400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC400M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求救高手
在电板中硅胶起着三防的作用 是哪三防 ? 恳求高手指点~...
护花使者 FPGA/CPLD
jxb01033016,sunhong有单片机就职的困惑问你
以下是sunhong的问题,我做了回二传手:lol 回复 沙发 jxb01033016 的帖子你自己业余学过DSP和ARM吧。我投单片机的工作都没消息。我想找个做单片机的工作呀。真是郁闷。没机会。 做了3年 ......
向农 工作这点儿事
【群蜂英语】20121029
Google plans to use self-driving cars for same-daydelivery 见附件 103287...
ffddybz 聊聊、笑笑、闹闹
在wince 下串口编程能实现吗?刚接触不懂请帮忙 谢谢
有一串串口输出的数字信号,有个8位的信号有几位是跳动的,就是有几位0和1之间在变,用软件能不能判别出来哪位信号在跳动啊 ,知道是时钟信号的第几个上升沿的信号在跳动,可编程时怎么判断啊? ......
d848259 嵌入式系统
cc2530通过zigee无线更新网内节点,协议是adhoc
通过一个节点zigee给另外一个节点远程更新程序,程序数据空中共发送带解密,对方节点写完备份FLASH需要发送回来,主控再校验,整个时间25秒,有点慢,呵呵。 传输代码量100K,只要ACK应答不传 ......
machong 无线连接
D类放大器走向成熟
过去两三年间,设计人员通过添加新特性已增强了众多终端设备,其中之一就是加强了音频功能。该潮流影响了许多消费类产品,如平板显示器、PDA 以及移动电话等。随着对性能的要求不断提高,人们也 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1426  460  1842  836  994  57  46  5  2  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved