电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JB93M0000DGR

产品描述CMOS Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531JB93M0000DGR概述

CMOS Output Clock Oscillator, 93MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JB93M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率93 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教下pcf8563的报警设置问题
我读取设定时间都正常 但对pcf8563的报警寄存器写入了数值再读出来有时一样有时不一样,请问这是为什么啊...
xss 嵌入式系统
【TI DLP创意征集】+ HUD
Head Up Display DLP 在这个方面上彰显一下优势了如图: 217560 217561这个是不是比 google glass ,要酷炫一点,,更好用一点。。。。...
574433742 TI技术论坛
智能门锁长期招聘软硬件工程师(方案生产)
招聘:1\软件1、电子,通信,自动化专业2、一年以上单片机开发经验,熟悉STM单片机3、熟悉电子电路,有丰富的模块开发经验4、熟悉开发流程,行业有一定的了解2\硬件1、 电子或者无线技术相 ......
迎未来 求职招聘
[资料推荐]TI达芬奇开发环境快速搭建&兼容性问题
>>DM36x IPNC RDK的开发环境快速搭建指南 >>DM3730作为Host模式同一些USB兼容性问题 欢迎下载!!!...
EEWORLD社区 DSP 与 ARM 处理器
SOT23-6.DFN10 这两个封装有现成的么?
官方库里面貌似是没有那个DFN10封装貌似比较奇怪.看资料说是一面的.我记得实际器件好像是两面都有焊接.器件是CN3066一个锂电池充电保护的芯片.麻烦各位高手给看看啦:titter:...
astwyg PCB设计
protel99SE中的5V电源插孔封装怎么画?
正在画一PCB图 但是找了很久都没有那种电源插孔的封装 而且自己画的时候不知道怎么画了 它的孔(hole)是椭圆的 !! 由于是第一次 做PCB制版 所以 十分辛苦 麻烦哪位 大虾 解答一下 不胜 ......
fengruozhuo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1364  1414  1819  1360  2286  12  8  43  5  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved