电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC1355M00DGR

产品描述LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC1355M00DGR概述

LVPECL Output Clock Oscillator, 1355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC1355M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1355 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Flotherm-MCAD模型的导入
Flotherm-MCAD模型的导入 ...
0跳跳糖0 下载中心专版
如何提高2.4GHZ的穿透能力,有用过CC2420的吗
如何提高2.4GHZ的穿透能力,有用过CC2420的吗,RSSI能量检测可以量化为距离的远近吗...
gaorenxiang 无线连接
各位大仙帮忙看看为啥PWM,木有输出
void Init_TimerB(void){ TBCTL= TBSSEL_2+ ID_3 +TBCLR; // MCLK TBCCR0 = 40000; // PWM Period TBCCTL1= OUTMOD_7;// CCR1 reset/set TBCCR1 = 40000; // CCR1 PWM duty cycle P4DIR|=0X0 ......
simonprince 微控制器 MCU
【福利来袭】下载选型指南即可免费赢取普吉岛双人机票
里约奥运如火如荼在举行,据说一共吸引了50万游客。人潮太过拥挤,我们就别去凑热闹了。这次,世强带你去泰国的珍珠——普吉岛度度假!活动详情请见下方↓↓↓ 一、活动详情 更强“光耦” ......
橙色凯 能源基础设施
8962评估套件上运行成功的CAN例程
CAN例程中的所用的驱动文件都来自套件光盘中提供的2010年5月份5961版驱动库 已全部打包。 LM3S2110小板发送报文 ...
熊猫 微控制器 MCU
ATmega168 bootloader烧写问题
请问下: 在我用bootloader烧写完程序(程序正常)后,再次用bootloader烧写程序,但是一直联机超时? 还有后面读取hex文件和之前bootloader的hex文件对比之前程序也没覆盖bootlo ......
zhengyiqun Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1271  2294  444  1848  2616  23  42  8  28  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved