电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA1313M00BGR

产品描述LVPECL Output Clock Oscillator, 1313MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AA1313M00BGR概述

LVPECL Output Clock Oscillator, 1313MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA1313M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1313 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【安信可NB-IoT开发板EC-01F-Kit】二、上电测试及RX0/TX0的兼容问题
习惯性的拿起USBTTL模块,连接杜邦线,按照上次标记的管脚进行连接 插上电脑,并在开发板规格书中查询到波特率 579088 默认9600,然后直接连接在RX0/TX0上,上电复位后一堆乱码 ......
kit7828 无线连接
[推荐][开发工具] Windows CE / ARM 系统开发利器 - Xarm
Windows CE / ARM 系统开发利器 - Xarm Xarm是Blitz Force团队为推广 Windows CE / ARM技术并庆祝以色列复国60周年而推出的 ......
president ARM技术
安装HALCoGen工具未完成,是否影响程序
本帖最后由 siyida_01 于 2016-5-17 16:08 编辑 第一次安装HALCoGen工具未完成,请见下图,它是否影响到程序的生成,是否要重装239927 ...
siyida_01 微控制器 MCU
【晒样片】TI样片申请
一、申请芯片类型 201064 二、申请结果 201065 ...
邂逅love TI技术论坛
WINCE串口的问题:
大家好,请教一个问题呀,请问:一个串口的TX和RX联在一起,然后用WRITEFILE向串口写数据,这样容不容易造成WINCE死机呀?谢谢了!我现在用WRITEFILE这个函数往串口写数据时,容易死机是什么原 ......
jurryz 嵌入式系统
lm3s9B96的lwip的web服务器问题
在enet_io 和enet_lwip实例中,网页文件被存放在io_fsdata.h中,网页代码被译成16进制数组,请问这个怎么生成的!...
confuciounxk 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 224  837  648  2272  1220  15  40  28  51  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved