电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70V25L35GI

产品描述Dual-Port SRAM, 8KX16, 35ns, CMOS, CPGA84, CERAMIC, PGA-84
产品类别存储    存储   
文件大小177KB,共22页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70V25L35GI概述

Dual-Port SRAM, 8KX16, 35ns, CMOS, CPGA84, CERAMIC, PGA-84

70V25L35GI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PGA
包装说明CERAMIC, PGA-84
针数84
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间35 ns
I/O 类型COMMON
JESD-30 代码S-CPGA-P84
JESD-609代码e0
长度27.94 mm
内存密度131072 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端口数量2
端子数量84
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8KX16
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装等效代码PGA84M,11X11
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源3.3 V
认证状态Not Qualified
座面最大高度5.207 mm
最大待机电流0.005 A
最小待机电流3 V
最大压摆率0.17 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式PIN/PEG
端子节距2.54 mm
端子位置PERPENDICULAR
处于峰值回流温度下的最长时间20
宽度27.94 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 3.3V
8K x 16 DUAL-PORT
STATIC RAM
Features
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Commercial: 15/20/25/35/55ns (max.)
– Industrial: 20/25/35/55ns (max.)
Low-power operation
– IDT70V25S
Active: 400mW (typ.)
Standby: 3.3mW (typ.)
– IDT70V25L
Active: 380mW (typ.)
Standby: 660
µ
W (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70V25S/L
x
x
x
x
x
x
x
x
x
x
x
x
x
IDT70V25 easily expands data bus width to 32 bits or more
using the Master/Slave select when cascading more than
one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
BUSY
and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 3.3V (±0.3V) power supply
Available in 84-pin PGA, 84-pin PLCC and 100-pin TQFP
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
,
I/O
8L
-I/O
15L
I/O
0L
-I/O
7L
BUSY
L
(1,2)
I/O
8R
-I/O
15R
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
BUSY
R
(1,2)
Address
Decoder
13
A
12L
A
0L
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
SEM
L
INT
L
(2)
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(2)
2944 drw 01
M/S
MAY 2000
1
DSC-2944/8
©2000 Integrated Device Technology, Inc.
直播已结束【Microchip嵌入式安全解决方案|一次性产品的防伪保护】
通过本次研讨会,您将了解: ● 如何利用Microchip安全器件和对称身份验证降低一次性墨盒和消耗品被仿冒的风险; ● ATSHA206A安全器件的架构和特性; ● 如何使主机和一次性墨盒之间建立 ......
EEWORLD社区 工业自动化与控制
FPGA设计高手是怎么设计关键模块的
一般我们习惯于把HDL综合、仿真、然后选定合适的FPGA器件实现,系统能正常工作,也就OK了。对于想把FPGA做的更高深和细致,切实发挥FPGA效用的工程师来说,仅仅做到这些可能还不够,详细阅读了 ......
eeleader FPGA/CPLD
TMS320F28335实用核心电路板
TMS320F28335实用核心电路板...
taburiss001 微控制器 MCU
怪了,是我理解有误吗?请大侠们帮我确认一下
还是老话题,bootload,嘿嘿 RO(包括只读的code和数据啦)在init.S中我知道过程了 但是为什么我怎么没有找到RW的copy过程,这个肯定是需要的吧。 因为这个RW连同RO生成个bin文件都被 ......
copytang 嵌入式系统
三电阻电流采样与单电阻优越性比较
FOC 方面,市场上也有三电阻电流采样或者单电阻电流采样的方案,那么这两种方案有各有怎样的优劣势呢? 首先看三电阻电流采样,根据李方哲介绍,这种方案因为拥有均衡的 PWM,有 ......
alan000345 无线连接
变送器接触介质部分耐腐蚀材料的选用参考表
常用技术-腐蚀变送器接触介质部分耐腐蚀材料的选用参考表 介质名称浓度%温度℃316哈氏C蒙耐尔钽介质名称浓度%温度℃316哈氏蒙耐尔钽 硫酸5室温沸点☆☆☆☆氢氟酸5 48室温沸点××☆× ......
acwit 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2438  2709  1900  865  2292  25  36  37  52  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved