电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA917M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 917MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531KA917M000DGR概述

CMOS/TTL Output Clock Oscillator, 917MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA917M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率917 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ibis模型的下载地址
我在网上找了很多关于IBIS,知道搜索资料的困难,现提供IBIS的下载地址,希望多大家有用~~...
linda_xia 模拟电子
运放PID控温电路
本帖最后由 shipeng 于 2016-8-14 18:28 编辑 由于工作性质和温控有关,公司主要从事恒温焊台开发,常用纯硬件936系列焊台多采用on/off控制方式,这种控制严格意义上来说都算不上是恒温,因 ......
shipeng 模拟电子
关于altium deisgner原理图编译 的off grid警告问题求助
我在画原理图和原理图元件库时候,都有设置扑捉栅格、跳转栅格为1MM,反正为一致,,然后对PCB项目里的原理图进行编译,后会出现警告,发现对原理图里的所有电阻,都提示off grid pin (referred ......
stm32f103vct6 PCB设计
STM8S的晶振容易死掉
昨天用STM8S控制一个直流电机,若电机启动,就无法下载程序,也不能仿真,停掉电机后,把程序下载进去,单片机能正常运行,没有死机现象,但是用示波器接触晶振后,STM8就死掉了。但是用内 ......
ldy9375 stm32/stm8
求助:如何获取硬件设备IP地址??
当板子和PC机直连的时候,如果不知道板子的IP地址,那么PC机可获取到其IP地址?? 除了查询PC机的ARP列表外地址外还有别的方法吗? 板子上是否需要加些工作??比如检测到连接后主动广播 ......
sblpp 微控制器 MCU
Rssi與網絡設置問題
各位大神好 小弟最近做專題 遇到一個問題 以下是我zigbee的規格 設定軟體用的是x-ctu 127627 我要在一個大空間內 (空間內>10個rounter) 用ATDB 抓取Rssi值後 判斷某兩個router之 ......
rexkinkikids 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1912  2530  2418  2727  991  21  1  7  28  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved