电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1206F1000121FCC

产品描述CAPACITOR, CERAMIC, MULTILAYER, 100V, C0G, 0.00012uF, SURFACE MOUNT, 1206, CHIP
产品类别无源元件    电容器   
文件大小67KB,共1页
制造商Syfer
标准  
下载文档 详细参数 全文预览

1206F1000121FCC概述

CAPACITOR, CERAMIC, MULTILAYER, 100V, C0G, 0.00012uF, SURFACE MOUNT, 1206, CHIP

1206F1000121FCC规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明, 1206
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.00012 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
JESD-609代码e4
制造商序列号1206
安装特点SURFACE MOUNT
多层Yes
负容差1%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK CASSETTE
正容差1%
额定(直流)电压(URdc)100 V
尺寸代码1206
表面贴装YES
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子面层Silver/Palladium (Ag/Pd)
端子形状WRAPAROUND
Base Number Matches1

文档预览

下载PDF文档
Surface Mount Chip Capacitors
Capacitance Table - Ultra-stable Dielectric C0G
Size
Rated voltage d.c.
Cap. range
1.0pF
1.2
1.5
1.8
2.2
2.7
3.3
3.9
4.7
5.6
6.8
8.2
10
12
15
18
22
27
33
39
47
56
68
82
100
120
150
180
220
270
330
390
470
560
680
820
1.0nF
1.2
1.5
1.8
2.2
2.7
3.3
3.9
4.7
5.6
6.8
8.2
10
12
15
18
22
27
33
39
47
56
68
82
100
100, 200/250V
1210
200
100
250
1812
200
100
250
2220
2225
200
200
100
250 100
250
0603
0805
1206
200
200
200
100
250 100
250 100
250
Code
1p0
1p2
1p5
1p8
2p2
2p7
3p3
3p9
4p7
5p6
6p8
8p2
100
120
150
180
220
270
330
390
470
560
680
820
101
121
151
181
221
271
331
391
471
561
681
821
102
122
152
182
222
272
332
392
472
562
682
822
103
123
153
183
223
273
333
393
473
563
683
823
104
Minimum and Maximum capacitance values available
Maximum chip mm
0.8
1.3
1.6
1.8
1.8
1.8
1.8
Thickness
inches
0.031
0.051
0.063
0.070
0.070
0.070
0.070
Max. Reeled
7 inch
4000
3000
2500
2000
1000
1000
1000
Quantities
13 inch
16000
12000
10000
8000
4000
4000
4000
Minimum and Maximum values approved to CECC Specification (in capacitance code), 100 and 200 volt only.
1B/CG
n/a
n/a
100-271 100-391 100-102 100-181 100-222 100-391 221-472 221-821 471-103 471-182 561-153 561-272
Notes: 1. For details of ordering see page 37.
2. Capacitance values to the E24 range also available.
3. Higher capacitance values may be available with a corresponding increase in thickness.
4. Chips to a specified thickness can be supplied as a special requirement.
5. See page 12 for chip physical dimensions.
16
Syfer Technology Limited
Old Stoke Road
Arminghall
Norwich, Norfolk
NR14 8SQ
ENGLAND
Telephone
+44 (0)1603 723300
Telephone (Sales)
+44 (0)1603 723310
Fax
+44 (0)1603 723301
Email
sales@syfer.co.uk
Website
www.syfer.com
© Copyright Syfer Technology Limited - 1998.
尚为科技-机房环境监控专家
尚为科技-机房环境监控专家,机房环境监控产品专业厂商,产品具有稳定、易用、低功耗的特点,产品经过了权威部门的测试,已形成较完整的产品系列和行业解决方案,获得良好的用户口碑。 欢迎来 ......
t450863@126.com 嵌入式系统
新手自己在实验a/d转换,找不出问题(已解决,谢谢)
本帖最后由 chi80929 于 2015-9-18 10:57 编辑 大家早,小弟自学msp430f169, 在练习下列这个实验,但我要亮的p1.0的led始终没反应, 却是开发版内建好的p6.0led在亮灭(我知道因为它和vr ......
chi80929 微控制器 MCU
【RISC-V MCU CH32V103测评】CH32V103C8T6芯片初印象
拿到EEWORLD寄过来的RISC-V内核的开发板之后,我先做了一个点亮LED的实验,基本上比较顺利,能够看到LED正常的闪亮。说明芯片的引脚驱动能力还算不错。江苏沁恒公司在国内接口芯片市场是做的比 ......
bigbat 国产芯片交流
谁可以帮忙解释一下FPGA上载方面的问题
为什么有时可以全上载有时可以局部上载,与硬件什么关系?通过STI上载和外挂FLASH上载有什么区别?...
脚根_梅 FPGA/CPLD
scsi miniport driver问题
谁能介绍一下scsi miniport driver的基本结构...
businiao0002007 嵌入式系统
PCB设计的100个检查项目,让你设计不出问题!
一、资料输入阶段 1.在流程上接收到的资料是否齐全(包括:原理图、*.brd文件、料单、PCB设计说明以及PCB设计或更改要求、标准化要求说明、工艺设计说明文件) 2.确认PCB模板是最新的 3. 确 ......
嘉立创创创 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2226  678  2793  1175  2230  26  37  31  41  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved