电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M95256CS3TG

产品描述32 X 8 SPI BUS SERIAL EEPROM, 80 ns, PDSO8
产品类别存储    存储   
文件大小246KB,共44页
制造商ST(意法半导体)
官网地址http://www.st.com/
标准
下载文档 详细参数 全文预览

M95256CS3TG概述

32 X 8 SPI BUS SERIAL EEPROM, 80 ns, PDSO8

32 × 8 总线串行电可擦除只读存储器, 80 ns, PDSO8

M95256CS3TG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称ST(意法半导体)
零件包装代码BGA
包装说明0.50 MM PITCH, HALOGEN FREE AND ROHS COMPLIANT, WLCSP-8
针数8
Reach Compliance Codecompli
ECCN代码EAR99
最长访问时间60 ns
最大时钟频率 (fCLK)5 MHz
JESD-30 代码R-PBGA-B8
长度1.97 mm
内存密度256 bi
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数32 words
字数代码32
工作模式SYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织32X8
封装主体材料PLASTIC/EPOXY
封装代码VFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, VERY THIN PROFILE, FINE PITCH
并行/串行SERIAL
峰值回流温度(摄氏度)NOT SPECIFIED
座面最大高度0.65 mm
串行总线类型SPI
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子形式BALL
端子节距0.5 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度1.785 mm
最长写入周期时间 (tWC)5 ms

文档预览

下载PDF文档
M95256
M95256-W M95256-R
256 Kbit serial SPI bus EEPROM
with high-speed clock
Features
Compatible with SPI bus serial interface
(positive clock SPI modes)
Single supply voltage:
– 4.5 to 5.5 V for M95256
– 2.5 to 5.5 V for M95256-W
– 1.8 to 5.5 V for M95256-R
High speed
– 5 MHz clock rate, 5 ms write time
Status Register
Hardware protection of the Status Register
Byte and Page Write (up to 64 bytes)
Self-timed programming cycle
Adjustable size read-only EEPROM area
Enhanced ESD protection
More than 1 000 000 write cycles
More than 40-year data retention
Packages
– ECOPACK
®
(RoHS compliant)
TSSOP8 (DW)
169 mil width
SO8 (MW)
200 mil width
SO8 (MN)
150 mil width
WLCSP (CS)
July 2008
Rev 9
1/44
www.st.com
1

推荐资源

振动试验台
http://www.giant-force.com.cn/chanpin/UploadFiles_6979/200811/2008111309524662.jpg 产品特色   http://www.giant-force.com.cn/chanpin/images/Article_common6.gif出力轴质量轻 ......
bjjufu 测试/测量
请教模电知识
6136261363 问题:T9-T12管组成互补输出级,为什么说“其电压放大倍数等于1”呢?互补输出级扩大不失真输出电压范围,最大输出电压可接近电源电压,为什么书上说电压放大倍数等于1呢,请老师 ......
whwshiyuan1984 模拟电子
硕士论文
有偿求助:帮忙完善一个基于FPGA设计的无尘室。监测指标有温湿度、噪声等。框架有了,但是有些东西不会弄,比如噪声模块。 哪位大虾能帮帮忙啊,谢谢! Q 158116076...
shanshixin1983 FPGA/CPLD
系统的时钟节拍
在启动时钟节拍之前,是不是必须得把需要的任务都创建完毕了才能启动, 也就是说,在时钟节拍开启以后,就不能再创建新的任务了。 我在2440的工程中看到,每次都是创建第一个任务的时候开 ......
使者0123 嵌入式系统
《Verilog HDL 综合实用教程》J.Bhasker著_孙海平译.pdf
《Verilog HDL 综合实用教程》J.Bhasker著_孙海平译.pdf ...
雷北城 FPGA/CPLD
(50分求)求在EVC中用SQL CE开发的详细步骤 最好有例程
求在EVC中用SQL CE开发的详细步骤 最好有例程 小弟没做过数据库 都不太明白数据库开发的流程 现在EVC的工程中要加个数据库 麻烦做过的朋友 指点下具体的开发步骤 最好能有实例参考下(时间 ......
afobbi 嵌入式系统

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2407  2808  2496  2626  767  49  57  51  53  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved