电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ASMH-FREQ-N-C-S-50-T-OUT27

产品描述HCMOS Output Clock Oscillator, 1MHz Min, 10MHz Max
产品类别无源元件    振荡器   
文件大小126KB,共1页
制造商Abracon
官网地址http://www.abracon.com/index.htm
标准
下载文档 详细参数 全文预览

ASMH-FREQ-N-C-S-50-T-OUT27概述

HCMOS Output Clock Oscillator, 1MHz Min, 10MHz Max

ASMH-FREQ-N-C-S-50-T-OUT27规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
最长下降时间8 ns
频率调整-机械NO
频率稳定性50%
制造商序列号ASM
安装特点SURFACE MOUNT
最大工作频率10 MHz
最小工作频率1 MHz
最高工作温度85 °C
最低工作温度-30 °C
振荡器类型HCMOS
输出负载15 pF
物理尺寸14mm x 8.95mm x 4.1mm
最长上升时间8 ns
标称供电电压5 V
表面贴装YES
最大对称度45/55 %
Base Number Matches1

文档预览

下载PDF文档
J -LEADED • PLASTIC MOLDED • SURFACE MOUNT
CRYSTAL CLOCK OSCILLATORS
ASM Series
FEATURES:
• Industry Standard J-Leaded Terminals.
• Plastic Molded SMD.
• HCMOS and TTL Compatible.
• Tristate Enable / Disable.
• Extended Temperature -40°C to +85°C option on selected frequencies.
STANDARD SPECIFICATIONS
PARAMETERS
ASM
3.5MHz -
ASMT
ASMH
Frequency Range
25 MHz
Operation Mode
Fundamental,
70 MHz
Frequency Range
(F
o
)
1 MHz -
AT
Operating Temperature
-10°C to + 60° C
(See Options)
Operating
0°C to + + 125° C
Storage Temperature(T
OPR
)
-55°C to 70°C
(See Options)
Temperature
Frequency Tolerance (T
STO
)
±50 ppm max. +85°C
Storage Temperature
@
25°C
-40°C to
(See Options)
Frequency Stability over F
o
)
±50 ppm max.
(See Options)
Frequency Stability
(
∆F
/ Temp.
± 100ppm max.
(See Options)
Equivalent Series Resistance
200
for Vdc ± 10% F < 4.0 MHz
Supply Voltage
(V
dd
)
5 3.5 MHz <
(ESR) Maximum
150
for 4.0 MHz < F < 6.0 MHz
25 m A max. for (F < 30 MHz)
(I
dd
)
Input Current
100
for 6.0 MHz < F < 10.0 MHz
_
35
max. MHz < F MHz)
80 m Afor 10for (F < 70 < 14.0 MHz
_ _
45/55% max. for F < 10 25
50
for 14 MHz < F <MHz MHz
Duty Cycle or Symmetry
40 / 60% pF max. F > 10 MHz
(See Options & Note 1)
Shunt Capacitance C
0
7 max. for
Rise and Fall
8 ns max. for
Option)
MHz - 40 MHz
Load Capacitance C
L
16 p F
(See
F= 1
Drive Level
100 µΩmax. for F> 40 MHz
Times
(T
R
/
T
F
)
6 ns max.
Aging
@
25° C First Year
10TTL ± 5 pp m max. < 50 MHz) 15 pF (50pF max.)
10TTL (
for
F _
15 pF
5TTL (
for
F> 50 MHz) 15 pF (30pF max.
Output Load
(50 pF max.)
for F > 50 MHz)
Output Voltage
(V
OH
)
(V
OL
)
(T
OSC
)
0.9 * V
dd
min.
0.4 V
dc
max.
2.4 V
dc
min.
0.4 V
dc
max.
10 ms max.
0.9 * V
dd
min.
0.1 * V
dd
max.
Dimensions: Inches (mm)
RECOMMENDED
LAND PATTERN
Start-up Time
Output Disable /
_
100 ns max. “1” or Open: Oscillation
V
IH
> 2.2V
Enable Time
(See Note 2)
“0”: Output disabled in high impedance (Hi Z) V
IL
< 0.8V
Note 1:
Option -S (Symmetry level measured at 1/2 Vdd for ASM and ASMH, and
at 1.4 Vdc for ASMT.
Note 2:
Pin 1 has internal pull-up resistor which allows pin 1 to be left floating (enable high)
For test circuit, waveforms, please see page 67.
Environmental and mechanical specifications on page 68, Group 2.
Marking, see page 78. Tape and Reel (1,000 pcs./ reel), See, pages 74-75.
Connect a By-Pass capacitor 0.01
µ
F between Vdd and GND. See page 60.
ORDERING OPTIONS
ASM X - Frequency - Temperature - Frequency Stability
-
Duty Cycle - 50 - Packaging
Blank or
H or T
-S for 45 / 55%
@
1
/
2 Vdd
-S1 for 45 / 55%
@
1.4 Vdc
-R
-K
-H
-C
for ± 25 ppm max.
for ± 30 ppm max.
for ± 35 ppm max.
for ± 50 ppm max.
-T
(Tape & Reel)
50 pF load
output drive
PIN
NUMBER
FUNCTION
-D for -10°C
XX.XXXXX MHz -E for -20°C
-F for -30°C
-N for -30°C
-L for -40°C
to + 60°C
to + 70°C
to + 70°C
to + 85°C
to + 85°C
1
7
8
14
Tristate E/D
GND / Case
Output
V
dd
ABRACON IS
ISO 9001 / QS 9000
CERTIFIED
NOTE: Left blank if standard
All specifications and markings subject to change without notice
ABRACON
29 Journey • Aliso Viejo, CA 92656 • USA
(949) 448-7070
F
AX
: (949) 448-8484
E-
MAIL
:
abinfo
@
abracon.com •
I
NTERNET
A
DDRESS
:
www.abracon.com
®
- 35 -
C O R P O R AT I O N
EEWORLD大学堂----Verilog HDL设计与实战
Verilog HDL设计与实战:https://training.eeworld.com.cn/course/4686《Verilog HDL设计与实战》分为四个部分:ModelSim仿真工具与QuartusⅡ开发工具的基本操作、VerilogHDL的语法介绍、FPGA实 ......
老白菜 FPGA/CPLD
请教关于WINCE4.2下无线网卡的应用
我希望在2440开发板上使用USB无线网卡,已将设备驱动程序的.dll文件复制到Wince的Windows目录下,开机启动系统插入网卡后,系统检测到设备,在弹出对话框中正确输入了dll名称,无出错信息,但是也没有 ......
joy.zhou 嵌入式系统
EEWORLD大学堂----开关电源课程
开关电源课程:https://training.eeworld.com.cn/course/4365This is the introduction video to my video tutorial series on the design of power converter circuits. Later episodes will b ......
老白菜 电源技术
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆
保护您的 IP 核 - 第一部分 软IP核,第三章:硬件设计的混淆 硬件混淆是一种通过修改电子硬件的描述或结构以故意隐藏其功能的技术,这使得逆向工程变得更加困难。换句话说,硬件混淆会以 ......
modemdesign 综合技术交流
解决warning: environment variable 'STAGING_DIR' not defined
wateras@wateras-virtual-machine:~/curtest$ make mipsel-openwrt-linux-gcc -g -Wall -c main.c mipsel-openwrt-linux-uclibc-gcc.bin: warning: environment variable 'STAGING_DIR' ......
wateras1 无线连接
请问gprs评估板与gprs modem有什么区别?
请问gprs评估板(比如mc39i评估板)与gprs modem(内置mc39i模块)有什么区别,还是一样的?两者在用于开发方面有什么不同吗?都可以用于linux下开发吗?...
lcq_0016 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1487  360  1608  2024  1694  18  26  36  35  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved