电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16-1PQ208MX79

产品描述Field Programmable Gate Array, 1452 CLBs, 16000 Gates, 280MHz, 1452-Cell, CMOS, PQFP208, PLASTIC, MO-143, QFP-208
产品类别可编程逻辑器件    可编程逻辑   
文件大小488KB,共64页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A54SX16-1PQ208MX79概述

Field Programmable Gate Array, 1452 CLBs, 16000 Gates, 280MHz, 1452-Cell, CMOS, PQFP208, PLASTIC, MO-143, QFP-208

A54SX16-1PQ208MX79规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明PLASTIC, MO-143, QFP-208
Reach Compliance Codecompliant
其他特性CAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE
最大时钟频率280 MHz
CLB-Max的组合延迟0.8 ns
JESD-30 代码S-PQFP-G208
JESD-609代码e3
长度28 mm
湿度敏感等级3
可配置逻辑块数量1452
等效关口数量16000
输入次数175
逻辑单元数量1452
输出次数175
端子数量208
最高工作温度125 °C
最低工作温度-55 °C
组织1452 CLBS, 16000 GATES
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装等效代码QFP208,1.2SQ,20
封装形状SQUARE
封装形式FLATPACK, FINE PITCH
峰值回流温度(摄氏度)260
电源3.3,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度28 mm

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
请教 在ADS下如何使用malloc??
处理器是pxa270 nor flash 64M sdram 64M 请问在ADS下(完全当单片机使用,不跑操作系统) 如何用malloc申请内存 是否需要我自己实现malloc函数?? 内存管理机制是什么样的呢?? ......
hnzzlyg 嵌入式系统
基于至简设计法的串口通信设计
我们分析一下功能。串口调试助手发数据给FPGA,站在FPGA的角度来看,就是CH340通过控制RX信号,让RX信号根据串口时序变化,从而告知FPGA数据信号。那么FPGA工程必须有一个接口信号,命名为rx_ua ......
goodbey155 FPGA/CPLD
免费引脚电子书(The Pinouts Book)V0.3
每个电子工程师都应该有一本的免费引脚电子书(The Pinouts Book)升级到 0.3 版了。 v0.3 下载 ...
dcexpert DIY/开源硬件专区
正弦波倍频
原信号是20MHZ 的正弦波,现在需要通过倍频获得40MHZ 的正弦波。请问一下 用NE602能不能对20MHZ正弦波进行倍频获得40MHZ,以及相关的电路和参数是多少...
qf飞 模拟与混合信号
哪位大佬用AD画过AD9854的原理图和PCB图,求分享
求分享用AD画出的AD9854原理图和PCB图,十分感谢 ...
STM32F103ZET PCB设计
请教SD卡坏块检测问题.
我在s3c2440上做SD卡读写驱动,没有文件系统,就一块一块地读写.怎样检测坏块,有了坏块怎么标记呢? SD卡又不像nand flash那样有自己的一套检测标记方式,有没有谁做过的或知道的,请大家指点!!...
sb576763418 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2925  2754  2229  57  443  35  52  26  1  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved