电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G0832GM

产品描述AND-OR Gate, AUP/ULP/V Series, 1-Func, 3-Input, CMOS, PDSO6
产品类别逻辑    逻辑   
文件大小260KB,共19页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

74AUP1G0832GM概述

AND-OR Gate, AUP/ULP/V Series, 1-Func, 3-Input, CMOS, PDSO6

74AUP1G0832GM规格参数

参数名称属性值
是否Rohs认证符合
包装说明VSON,
Reach Compliance Codecompliant
系列AUP/ULP/V
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1.45 mm
逻辑集成电路类型AND-OR GATE
湿度敏感等级1
功能数量1
输入次数3
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)21.8 ns
认证状态Not Qualified
座面最大高度0.5 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度1 mm
Base Number Matches1

文档预览

下载PDF文档
74AUP1G0832
Low-power 3-input AND-OR gate
Rev. 5 — 22 June 2012
Product data sheet
1. General description
The 74AUP1G0832 provides the Boolean function: Y = (A
×
B) + C. The user can choose
the logic functions OR, AND and AND-OR. All inputs can be connected to V
CC
or GND.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
μA
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
−40 °C
to +85
°C
and
−40 °C
to +125
°C
【CN0143】利用运算放大器AD8042构建用于电压输出和电流输出DAC的单端差分转换器
电路功能与优势 采用单端信号走线时,来自信号源的一条导线贯穿于整个系统,直至数据采集接口。所测量的电压为信号与地的差值。遗憾的是,因为接地阻抗不可能绝对为 0,所以“地”在不同的地方 ......
EEWORLD社区 ADI 工业技术
avr 定时器设置
想让定时器O溢出1000次后将B口置成OxFE,怎么试都不行.大家看下设置有没有问题,我用的是ATTINY 2313 DDRB=0xFF;//B口输出 TCNT0=55;//初值 TIMSK =0x02;//中断允许 sei(); // TCCR0 ......
neaman 嵌入式系统
大虾能帮我看下这个程序为什么不转换AD值嘛。
#include "msp430g2553.h"#include "1602.h" #define uchar unsigned char #define uint unsigned int #define Num_of_Results 32static uint results; //保存ADC转换结果的数组 // is not use ......
tanfeng193 微控制器 MCU
请教各位,尚观科技在业内评价好么??
最近,想去尚观培训linux嵌入式开发,想听各位的意见,尚观公司及所培训出的学员在业内评价好么???????版主,发帖位置不对的话,就帮移个位置!...
liujianak 嵌入式系统
17年控制类单片机的选择
请问下过去参加比赛的大神们,就这里面的单片机最小系统可以直接网上买吗? 然后我正在纠结51 和 32 如何选择?我更加倾向于使用32,请问怎么选择比较好呢 ...
长大ing的一鸣 电子竞赛
【我给XILINX资源中心做贡献】全套项目开源---基于XILINX FPGA音频信号分析仪
全套项目开源---基于XILINX FPGA音频信号分析仪6329663297632986329963300633016330263303PDF格式论文、MATLAB仿真图及ISE顶层图,以及MATLAB和ISE项目源文件打包,共16.39MB63304...
wanghongyang FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2043  1897  392  1992  1873  53  17  16  7  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved