电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V25761YSA166BQ

产品描述Cache SRAM, 128KX36, 3.5ns, CMOS, PBGA165, FBGA-165
产品类别存储    存储   
文件大小510KB,共23页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71V25761YSA166BQ概述

Cache SRAM, 128KX36, 3.5ns, CMOS, PBGA165, FBGA-165

IDT71V25761YSA166BQ规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码BGA
包装说明FBGA-165
针数165
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间3.5 ns
其他特性PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)166 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量165
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.32 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
128K X 36, 256K X 18
3.3V Synchronous SRAMs
2.5V I/O, Pipelined Outputs,
Burst Counter, Single Cycle Deselect
x
x
IDT71V25761
IDT71V25781
Features
128K x 36, 256K x 18 memory configurations
Supports high system speed:
Commercial:
– 200MHz 3.1ns clock access time
Commercial and Industrial:
– 183MHz 3.3ns clock access time
– 166MHz 3.5ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
2.5V I/O
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array
Description
The IDT71V25761/781 are high-speed SRAMs organized as 128K
x 36/256K x 18. The IDT71V25761/781 SRAMs contain write, data,
address and control registers. Internal logic allows the SRAM to generate
a self-timed write based upon a decision which can be left until the end of
the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V25761/718 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V25761/781 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and 165 fine pitch ball grid array (fBGA).
x
x
x
x
x
x
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5297 tbl 01
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V25781.
OCTOBER 2000
1
©2000 Integrated Device Technology, Inc.
DSC-5297/01
MCU REFO管脚稳定时间是啥意思?和接入电容有何关联
MCU REFO管脚稳定时间是啥意思?和接入电容有何关联 ...
QWE4562009 综合技术交流
【工程源码】NIOS II 自定义IP核的静态地址对齐和动态地址对齐
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 如果使用静态地址对齐(每个寄存器在Avalon总线上占4个字节的地址) 设置I ......
小梅哥 FPGA/CPLD
嵌入式系统中FFT算法研究(全国电子设计大赛一等奖作者总结)
本帖最后由 paulhyde 于 2014-9-15 09:53 编辑 此文章乃作者在获得全国电子设计大赛一等奖之后的总结 这里用到的是浮点计算 作 者:华东交通大学 肖宛昂 北京航天指挥控制中心 张向荣 ......
xiangzi 电子竞赛
51的NRF24L01汇编程序
本帖最后由 paulhyde 于 2014-9-15 09:01 编辑 不知道为什么硬件上不可以 大家参考一下好了 ...
nandehutu586 电子竞赛
EVC编译问题
一个原来是standard SDK的程序. 用EVC编译时候选择standard sdk编译OK. 我选择ARM的SDK. 采用WCE ARM4I编译后. 出错提示如下: 请问是怎么回事.如果排除 Deleting intermediate files and outp ......
hututu 嵌入式系统
msp430关于算相位差。
是否可以用两个定时器,timeA和timeB来分别计算。。 比如,timeA用来求波的周期。。timeB在第二条波检测到高电平的时候停止计时。。。用这个数减去timeA里第一次检测到高电平的时间。。得到 ......
Jiaoeeer 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1078  939  2450  647  1576  22  19  50  14  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved