电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CYI9530ZXC

产品描述Processor Specific Clock Generator, 133.3MHz, CMOS, PDSO48, 0.240 INCH, LEAD FREE, TSSOP2-48
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小141KB,共10页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

CYI9530ZXC在线购买

供应商 器件名称 价格 最低购买 库存  
CYI9530ZXC - - 点击查看 点击购买

CYI9530ZXC概述

Processor Specific Clock Generator, 133.3MHz, CMOS, PDSO48, 0.240 INCH, LEAD FREE, TSSOP2-48

CYI9530ZXC规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码TSSOP
包装说明TSSOP,
针数48
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G48
长度12.4965 mm
湿度敏感等级1
端子数量48
最高工作温度70 °C
最低工作温度
最大输出时钟频率133.3 MHz
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
主时钟/晶体标称频率33.33 MHz
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度6.096 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC
Base Number Matches1

文档预览

下载PDF文档
C9530
PCIX I/O System Clock Generator with EMI Control Features
Features
• Dedicated clock buffer power pins for reduced noise,
crosstalk and jitter
• Input clock frequency of 25 MHz to 33.3 MHz
• Output frequencies of XINx1, XINx2, XINx3 and XINx4
• Output grouped in two banks of five clocks each
• One REF XIN clock output
• SMBus clock control interface for individual clock
disabling and SSCG control and individual back
frequency selection
• Output clock duty cycle is 50% (± 5%)
• < 250 ps skew between output clocks within a bank
• Output jitter < 250 psec (175 psec with all outputs at the
same frequency)
• Spread Spectrum feature for reduced electromagnetic
interference (EMI)
• OE pins for entire output bank enable control and
testability
• 48-pin SSOP and TSSOP packages
Table 1. Test Mode Logic Table
[1]
Input Pins
OEA
OEB
HIGH
HIGH
HIGH
HIGH
LOW
SA1
SB1
LOW
LOW
HIGH
HIGH
X
SA0
SB0
LOW
HIGH
LOW
HIGH
X
Output Pins
CLKA
CLKB
XIN
2 * XIN
3 * XIN
4 * XIN
Three-state
REF
XIN
XIN
XIN
XIN
Three-state
Block Diagram
Pin Configuration
REF
VDD
XIN
XOUT
VSS
SA0
SA1
VSS
CLKA0
CLKA1
VDDA
CLKA2
VSS
VDDA
CLKA3
CLKA4
VSS
AGOOD#
VSS
IA0
IA1
IA2
AVDD
OEA
1
2
3
4
5
6
7
8
9
10
48
47
46
45
44
43
42
41
40
39
SDATA
SCLK
VDD
VSS
VDD
SB0
SB1
VSS
CLKB0
CLKB1
VDDB
CLKB2
VSS
VDDB
CLKB3
CLKB4
VSS
BGOOD#
AVDD
AVDD
VSS
SSCG#
VSS
OEB
AGOOD#
SSCG#
SSCG
Logic
/N
1
0
CLKA0
CLKA1
CLKA2
CLKA3
CLKA4
OEA
CLKB0
CLKB1
CLKB2
CLKB3
CLKB4
OEB
BGOOD#
REF
XIN
XOUT
0
C9530
11
12
13
14
15
16
17
18
19
20
21
22
23
24
38
37
36
35
34
33
32
31
30
29
28
27
26
25
SDATA
SCLK
IA(0:2)
SA(0,1)
SB(0,1)
/N
I
2
C
Control
Logic
1
Note:
1. A and B banks have separate frequency select and output enable controls. XIN is the frequency of the clock on the device’s XIN pin. OEA and OEB will three-state
REF.
....................... Document #: 38-07033 Rev. *C Page 1 of 10
400 West Cesar Chavez, Austin, TX 78701
1+(512) 416-8500
1+(512) 416-9669
www.silabs.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 279  95  1371  2027  2379  51  59  22  57  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved