电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M13S64164A-6BIG

产品描述1M x 16 Bit x 4 Banks Double Data Rate SDRAM
产品类别存储    存储   
文件大小2MB,共49页
制造商台湾晶豪(ESMT)
官网地址http://www.esmt.com.tw/
晶豪科技股份有限公司 ( Elite Semiconductor Memory Technology Inc., ESMT) 为一专业 IC 设计公司,于 1998 年 6 月由赵瑚博士成立 , 总部设立于台湾之新竹科学工业园区。本公司主要业务包含 IC 产品之研究、开发、制造、销售及相关技术服务,并已于 2002 年 3 月在台湾证券交易所挂牌上市。
下载文档 详细参数 全文预览

M13S64164A-6BIG概述

1M x 16 Bit x 4 Banks Double Data Rate SDRAM

M13S64164A-6BIG规格参数

参数名称属性值
厂商名称台湾晶豪(ESMT)
零件包装代码BGA
包装说明TFBGA,
针数60
Reach Compliance Codeunknow
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间0.7 ns
其他特性AUTO/SELF REFRESH
JESD-30 代码R-PBGA-B60
长度13 mm
内存密度67108864 bi
内存集成电路类型DDR DRAM
内存宽度16
功能数量1
端口数量1
端子数量60
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4MX16
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
认证状态Not Qualified
座面最大高度1.2 mm
自我刷新YES
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
宽度8 mm

M13S64164A-6BIG文档预览

下载PDF文档
ESMT
DDR SDRAM
Features
JEDEC Standard
Internal pipelined double-data-rate architecture, two data access per clock cycle
Bi-directional data strobe (DQS)
On-chip DLL
Differential clock inputs (CLK and CLK )
DLL aligns DQ and DQS transition with CLK transition
Quad bank operation
CAS Latency : 2, 2.5, 3
Burst Type : Sequential and Interleave
Burst Length : 2, 4, 8
All inputs except data & DM are sampled at the rising edge of the system clock(CLK)
Data I/O transitions on both edges of data strobe (DQS)
DQS is edge-aligned with data for reads; center-aligned with data for WRITE
Data mask (DM) for write masking only
For 2.5V parts, V
DD
= 2.3V ~ 2.7V, V
DDQ
= 2.3V ~ 2.7V
Auto & Self refresh
64ms refresh period, 4K cycle
SSTL-2 I/O interface
66pin TSOPII and 60 ball BGA package
M13S64164A
Operation Temperature Condition -40
°
C~85
°
C
1M x 16 Bit x 4 Banks
Double Data Rate SDRAM
Ordering information :
PRODUCT NO.
M13S64164A -5TIG
M13S64164A -6TIG
M13S64164A -5BIG
M13S64164A -6BIG
MAX FREQ
200MHz
166MHz
200MHz
166MHz
2.5V
BGA
VDD
2.5V
PACKAGE
66TSOPII
COMMENTS
Pb-free
Pb-free
Elite Semiconductor Memory Technology Inc.
Publication Date : Mar. 2009
Revision : 1.0
1/49
IAR与Keil之间的迅速移植
广州周立功公司资料,共享一下,呵呵!...
fengye5340 微控制器 MCU
sockit定制内核u盘无法识别
请问题下,我使用sockit开发板,我按照教程,使用socfpga_3.9_rel的内核生成zimage文件,下到板子里,插上usb hub后,插上U盘,无法被识别是怎么回事?内核中使用的是教程指示的socfpga_deconfig ......
AD_DA FPGA/CPLD
最后三天!沁恒CH579免费测评!BLE,以太网,LCD,全速USB,ADC,触摸...玩起来~
低功耗蓝牙BLE通讯模块、以太网控制器及收发器、全速USB主机和设备控制器及收发器、段式LCD驱动模块、ADC、触摸按键检测模块、RTC... 这么丰富的外设配置,沁恒CH579一板就能统统满足你! ......
okhxyyo 国产芯片交流
最新DSP接口程序(VB版)
最新DSP接口程序(VB版)...
maker 单片机
WinCE 5.0 标准模拟器没有 软键盘模块,请问模拟器是否可以加入这个模块?
如果可以加入,请谈谈具体的方法。 我想在模拟器中使用这个函数 SipShowIM(SIPF_OFF) 如果模拟器没有软键盘模块,使用这个函数不能编译成功。 ...
jjnature 嵌入式系统
zstack加入网络的距离小于实际通讯距离的原因
很多时候会发现CC2530跑zstack加入网络的有效距离,比可以通讯得上的距离要小,这是为什么?检查了代码之后,找到了原因。zstack在组网或者节点加入网络时要求信号强度要大于-85dbm,如果信号强 ......
kata 无线连接
小广播

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved