电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX72A-1FG208I

产品描述FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小640KB,共108页
制造商ETC
下载文档 详细参数 全文预览

A54SX72A-1FG208I概述

FPGA, 1452 CLBS, 24000 GATES, 167 MHz, PQFP208

A54SX72A-1FG208I规格参数

参数名称属性值
功能数量1
端子数量208
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压2.75 V
最小供电/工作电压2.25 V
额定供电电压2.5 V
加工封装描述塑料, 方型扁平式封装-208
状态TRANSFERRED
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级COMMERCIAL
组织1452 CLBS, 24000 门
最大FCLK时钟频率167 MHz
可配置逻辑模块数量1452
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量24000
一个CLB模块最大延时1.9 ns

文档预览

下载PDF文档
v5.1
SX-A Family FPGAs
Leading-Edge Performance
250 MHz System Performance
350 MHz Internal Performance
Specifications
12,000 to 108,000 Available System Gates
Up to 360 User-Programmable I/O Pins
Up to 2,012 Dedicated Flip-Flops
0.22
µ
/ 0.25
µ
CMOS Process Technology
Features
Hot-Swap Compliant I/Os
Power-Up/Down Friendly (No Sequencing Required
for Supply Voltages)
66 MHz PCI Compliant
Nonvolatile, Single-Chip Solution
Configurable I/O Support for 3.3 V / 5 V PCI, 5 V
TTL, 3.3 V LVTTL, 2.5 V LVCMOS2
2.5 V, 3.3 V, and 5 V Mixed-Voltage Operation with
5 V Input Tolerance and 5 V Drive Strength
Devices Support Multiple Temperature Grades
Configurable Weak-Resistor Pull-Up or Pull-Down
for I/O at Power-Up
Individual Output Slew Rate Control
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Boundary-Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Actel Secure Programming Technology with
FuseLock™ Prevents Reverse Engineering and
Design Theft
Table 1 •
SX-A Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Dedicated Flip-Flops
Maximum Flip-Flops
Maximum User I/Os
Global Clocks
Quadrant Clocks
Boundary Scan Testing
3.3 V / 5 V PCI
Input Set-Up (External)
Speed Grades
Temperature Grades
Package (by pin count)
PQFP
TQFP
PBGA
FBGA
CQFP
A54SX08A
8,000
12,000
768
512
256
512*
130
3
0
Yes
Yes
0 ns
–F, Std, –1, –2
C, I, A, M
208
100, 144
144
A54SX16A
16,000
24,000
1,452
924
528
990
180
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144
144, 256
A54SX32A
32,000
48,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
100, 144, 176
329
144, 256, 484
208, 256
A54SX72A
72,000
108,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
0 ns
–F, Std, –1, –2, –3
C, I, A, M
208
256, 484
208, 256
Note:
*A maximum of 512 registers is possible if all 512 C cells are used to build an additional 256 registers
February 2005
© 2005 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
各大论坛经典帖子收藏
目 录 1. 硬件工程师值多少钱. 2 2. 决定高薪的细节守则. 2 3. 公司绝不会告诉你的20大秘密(一). 4 4. 公司绝不会告诉你的20大秘密(二). 9 5. 一个电子工程师的经验之 ......
yhzhangstrive 工作这点儿事
测评报告汇总:安信可ESP32-Audio-Kit免费测评试用
活动详情:【安信可ESP32-Audio-Kit免费测评试用】测评|【安信可ESP32-Audio-Kit免费测评试用】免费试用_电子工程世界 (eeworld.com.cn) 测评报告汇总:(更新到10月28日) @laocuo1142 ......
okhxyyo 无线连接
请问怎么写能实现最快copy速度?
想在EVC4.2下用WIN32方式写一段程序实现Storge1盘数据copy到Storge2\\file1目录中. 请问怎么写能实现最快copy速度?...
ailikelhl 嵌入式系统
这是要逆天吗?基础频谱仪将会消失?
最近我们在选择3G频谱仪的时候,最初在安捷伦的N9320B和R&S的FSC3/6之间选择(两款的性能和价格很接近,性能也有一拼),后来在参加泰克的一次研讨会时,顺便问了问泰克的3G示频谱仪产品(貌似 ......
同林鸟 无线连接
谁帮忙看一下这个关于SST39VF040擦除的小问题(附短小的代码)
下面是SST39VF040 Flash的扇区擦除代码,但是应该是有问题的,我擦除不成功,另外的读写和整片擦除都没有问题,就不贴出来了,哪位仁兄给我瞧瞧问题出在哪里? void Chip_Page_Erase(ulong ......
DIDADI 嵌入式系统
iar下怎么更改堆栈大小?
LM3S或者TM4C官方的iar工程,我该如何更改系统的堆栈大小? icf文件里define block HEAP with alignment = 8, size = 0x00000000 { }; size是0,这个肯定不对吧...
慢慢来 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1196  2134  1701  2214  2915  12  34  29  50  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved