电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32P-1BG208

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC
下载文档 详细参数 全文预览

A54SX32P-1BG208概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

A54SX32P-1BG208规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
【视频】如何在Altera SoC上使用DS-5编写和运行应用程序
http://player.youku.com/player.php/Type/Folder/Fid/23068420/Ob/1/sid/XODI1NzI5Mjg4/v.swf ...
chenzhufly FPGA/CPLD
瑞萨电子R7F0C80212 重磅来袭,100套开发套件等你来抢,你准备好了么?
6月9日,瑞萨电子R7F0C80212 重磅来袭,100套开发套件等你来抢,你准备好了么? 仅需几分钟,轻松2步,即有机会将瑞萨电子MCU开发套件(R7F0C80212目标板&EZ-Cube片上调试仿真器)收入囊中,更 ......
eric_wang 瑞萨MCU/MPU
高分求助:WinCE下,删除一个对象,然后再调用该对象的方法,为啥不Crash???
最近调试WinCE下的一个问题。有一个现象,百思不得其解。详述如下: Class A { ....... void destroy() { delete this; } ....... } 也就是说,类有一个Destroy方法,在 ......
GPS11 嵌入式系统
FPGA精华学习资源推荐(六)--Altera FPGA/CPLD设计 (基础篇)
FPGA精华学习资源推荐(六)--Altera FPGA/CPLD设计 (基础篇) FPGA从诞生以来经历了从配角到主角的转变,FPGA主要用于取代复杂的逻辑电 路,现在重点强调平台概念,当集成数字信号处理器 ......
tiankai001 下载中心专版
2440开发板GPIO定义如何查看
大家好: 我买了扬创2440的开发板,随板子有BSP包的,我想查找他是如何定义GPIO的,应该查看哪个文件呢?我之前查看了头文件和INC文件夹,有了解的朋友可以指点下吗?...
miaoqin1017 嵌入式系统
【晒样片】新手上路
大一一年都在学软件,上学期才发现我对硬件更感兴趣,参加了省里的物联网大赛还得了小奖,很是高兴啊。 176250 进去eeworld不就我还是个十足的新手,看到这样的活动,自然是垂涎不已啊~ ......
CC_Cambrian TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2253  72  1011  2026  635  53  28  11  16  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved